-
公开(公告)号:CN108896963B
公开(公告)日:2022-03-04
申请号:CN201810456799.3
申请日:2018-05-14
Applicant: 西安电子科技大学
Abstract: 本发明公开了一种机载雷达空时自适应降维处理方法,主要解决传统空时自适应处理方法需要训练样本多,运算复杂度高的问题。其实现步骤是:1)利用多普勒三通道联合自适应处理方法对机载雷达系统接收到的空时快拍数据及待检测单元的空时导向矢量进行预滤波处理,得到降维后的空时快拍数据和降维后的待检测单元的空时导向矢量;2)对降维后的空时快拍数据和降维后的待检测单元的空时导向矢量使用迭代相关相减结构多级维纳滤波器进行最佳权矢量的求解;3)利用最佳权矢量作为滤波系数,对降维后的空时快拍数据进行加权滤波处理,得到目标信息数据。本发明运算量小,数值稳定性好,能增强雷达系统实时性,可用于机载雷达动目标的探测。
-
公开(公告)号:CN109657464B
公开(公告)日:2021-07-02
申请号:CN201811268210.3
申请日:2018-10-29
Applicant: 西安电子科技大学
Abstract: 本发明涉及集成电路检测技术领域,具体涉及一种基于路径延时分析的硬件木马检测方法。包括检测结构,所述检测结构包括依次连接的检测模块、结果输出模块和数据选择器;确定载体电路中的脆弱线路;根据脆弱线路在载体电路上添加检测结构;对添加检测结构的载体电路进行第一次动态仿真;在载体电路中植入预先设定的木马;对植入预先设定的木马的载体电路进行第二次动态仿真;根据所述第一仿真结果和所述第二仿真结果判断所述载体电路中是否被植入了硬件木马。本发明实施例,增加了集成电路的可信度,使得木马攻击的难度加大。
-
公开(公告)号:CN109766074A
公开(公告)日:2019-05-17
申请号:CN201811482150.5
申请日:2018-12-05
Applicant: 西安电子科技大学
IPC: G06F7/24
Abstract: 本发明涉及微电子数字电路技术领域,公开了一种数据排序电路及排序方法,所述数据排序电路在每一时钟周期内,对新进入的待排序数据进行排序,并删除上一时钟周期的排序数据中生命值为N的排序数据,能够保持整个寄存器组的数据有序,满足实时性要求。本发明的数据排序方法基于FIFO结构,并且所有的基本排序单元采用简单的线性结构相连,从而能够利用基本排序单元的地址将电路设计成可配置的排序结构,在FIFO深度范围内,任意个数的数据均可排序,提高方法的灵活性,满足不同的使用要求。因此,本发明的技术方案具有速度快,面积小,易拓展的特点。
-
-