-
公开(公告)号:CN112384947A
公开(公告)日:2021-02-19
申请号:CN201880063402.2
申请日:2018-06-29
Applicant: 英特尔公司
Inventor: S-W·杨 , Y-K·陈 , R·M·I·阿尔塔拉文 , J·P·穆尼奥斯恰布兰多 , S·W·秦 , K·达塔 , S·R·杜劳尔 , J·C·扎莫拉伊奎维尔 , O·U·弗洛雷斯肖克 , V·古普塔 , S·D·哈恩 , R·伊利卡尔 , N·K·杰恩 , S·K·A·卡马罗尔 , A·S·凯沙瓦默西 , H·K·劳 , J·A·莱夫曼 , Y·廖 , M·G·米尔萨普 , I·J·恩迪乌尔 , L·C·M·雷米斯 , A·V·桑杰 , U·萨瓦尔 , E·M·斯古勒 , N·M·史密斯 , V·S·索马雅祖鲁 , C·R·斯特朗 , O·提科 , S·瓦拉达拉贾恩 , J·A·C·瓦尔加斯 , H·穆斯塔法 , A·拉古纳斯 , K·K·巴特法-沃尔库特 , M·G·海德 , D·S·范巴尔 , J·麦卡锡
Abstract: 在一个实施例中,一种装置包括处理器,该处理器用于:标识包括多个任务的工作负载;基于工作负载生成工作负载图,其中工作负载图包括与多个任务相关联的信息;标识设备连接性图,其中设备连接性图包括与多个处理设备相关联的设备连接性信息;标识与工作负载相关联的隐私策略;标识与多个处理设备相关联的隐私级别信息;基于隐私策略和隐私级别信息标识隐私约束;以及确定工作负载调度,其中工作负载调度包括将工作负载映射到多个处理设备上,并且其中工作负载调度是基于隐私约束、工作负载图以及设备连接性图来确定的。装置还包括用于将工作负载调度发送到多个处理设备的通信接口。
-
公开(公告)号:CN104798032B
公开(公告)日:2018-11-09
申请号:CN201380045247.9
申请日:2013-06-27
Applicant: 英特尔公司
IPC: G06F12/08 , G06F12/0891
Abstract: 描述了具有缓存电路和逻辑电路的处理器。逻辑电路将管理缓存线进入缓存电路以及从缓存电路的去除。逻辑电路包括存储电路以及控制电路。存储电路存储标识缓存内的处于修改的状态的一组缓存线的信息。控制电路耦合到存储电路,响应于清空缓存的信号,从存储电路接收信息,并从中确定缓存的地址,以便从缓存中读取缓存线组,以便避免从缓存读取处于无效或清洁状态的缓存线。
-
公开(公告)号:CN101351773B
公开(公告)日:2013-05-01
申请号:CN200680050112.1
申请日:2006-12-18
Applicant: 英特尔公司
Inventor: R·S·马杜卡鲁穆库马纳 , S·穆思拉萨纳卢尔 , R·哈加哈利 , R·伊利卡尔
CPC classification number: G06F12/0879 , G06F12/0862 , G06F12/1036 , G06F12/1081 , G06F12/109 , G06F12/145 , G06F13/28
Abstract: 公开用于基于存储器访问数据结构对直接高速缓存访问事务进行编码的装置、方法和系统的实施例。在一个实施例中,装置包括存储器访问逻辑和事务逻辑。存储器访问逻辑用于基于存储器访问数据结构确定是否允许存储器访问。事务逻辑用于基于存储器访问数据结构为事务指定直接高速缓存访问属性。
-
-