用于在时间间隔中分布脉冲的电路装置和方法

    公开(公告)号:CN102812434A

    公开(公告)日:2012-12-05

    申请号:CN201180016771.4

    申请日:2011-03-16

    CPC classification number: H03K21/00 G06F7/68

    Abstract: 本发明涉及一种用于基于输入信号在时间间隔中生成脉冲的电路装置,其中该电路装置包括计数单元、比较单元和第一加法器(10),并且该时间间隔基于至少两个所限定的输入信号变换而被预测;其中该电路装置被配置为:随着该时间间隔的开始借助第一加法器(10)基于时钟进行触发,生成和输出脉冲,借助计数单元对所生成的并且所输出的脉冲的数目进行计数,借助比较单元将所计数的数目与期望值相比较,并且当达到期望值时结束脉冲的生成和输出,或者当该时间间隔结束时结束脉冲的生成和输出;其中由第一加法器(10)以先前的时钟输出的总和作为第一输入量以及至少一个所计算的数据值作为第二输入量被给予第一加法器(10),并且在计算数据值时考虑在之前的时间间隔中输出的脉冲的数目与期望值的偏差和/或考虑该时间间隔的系统偏差。此外还提供了一种相对应的方法。

    用于检验输出信号的方法和定时器模块

    公开(公告)号:CN102859494B

    公开(公告)日:2016-04-13

    申请号:CN201180016700.4

    申请日:2011-03-16

    Abstract: 本发明涉及一种用于检验定时器模块的输出信号的方法,其中定时器模块具有至少一个输出模块、至少一个输入模块和至少一个逻辑模块。在此,除了要检验的输出信号通过输出模块输出之外,该要检验的输出信号还通过输入模块被读入到定时器模块中,并且针对该要检验的输出信号,在输入模块中确定要检验的信号特性。此外,通过逻辑模块从输入模块读取要检验的信号特性,以及在逻辑模块中的要检验的信号特性与针对所述信号特性的预给定的值进行比较。

    监控路由单元的循环持续时间的方法和硬件数据处理单元

    公开(公告)号:CN102822805B

    公开(公告)日:2015-11-25

    申请号:CN201180016883.X

    申请日:2011-03-16

    CPC classification number: G06F11/3089 G06F11/0745 G06F11/0757

    Abstract: 本发明涉及一种硬件数据处理单元,该硬件数据处理单元具有至少一个基发送器模块、至少一个逻辑模块和至少一个路由单元,所述基发送器模块提供物理量的基值。在此,路由单元以规定的顺序相继地仲裁与该路由单元关联的数据节点的组,并且通过完整地经历过规定的仲裁顺序来确定循环持续时间。此外,用于检验路由单元的循环持续时间的硬件数据处理单元还具有如下装置:执行对该组的确定的数据节点的第一阻塞式访问的装置,通过基发送器模块接收和存储物理量的第一基值的装置,执行对所述确定的数据节点的第二阻塞式访问的装置,通过基发送器模块接收和存储物理量的第二基值的装置以及在第一基值与第二基值之间求差的装置。

    检验定时器模块中的信号活动性及模块活动性的方法和定时器模块

    公开(公告)号:CN102822804B

    公开(公告)日:2015-07-08

    申请号:CN201180016814.9

    申请日:2011-03-16

    Inventor: E.贝尔

    CPC classification number: G06F11/0739 G06F11/0757 G06F11/3013 G06F11/3055

    Abstract: 本发明涉及一种具有状态寄存器的定时器模块。在此,该定时器模块可以与外部计算单元连接并且具有如下装置:针对定时器模块(100)的内部信号和/或定时器模块的内部单元和/或在该内部单元之内的过程产生至少一个活动性信号的装置,在确定活动性的情况下将活动性状态记入状态寄存器中的装置以及在由外部计算单元所确定的时间能够由该外部计算单元查询活动性状态并且使该活动性状态复位的装置。此外,在状态寄存器中所记入的活动性状态保持不变,直至该活动性状态被外部计算单元复位。

    用于识别相关的方法
    16.
    发明公开

    公开(公告)号:CN104049936A

    公开(公告)日:2014-09-17

    申请号:CN201410087477.8

    申请日:2014-03-11

    CPC classification number: G06F7/588

    Abstract: 本发明涉及用于识别相关的方法。提出一种用于识别第一环形振荡器(100)与第二环形振荡器(102)的相关的方法和一种用于执行该方法的装置。在所述方法中将关联的组合与时间上在先的关联进行比较。

    用于产生随机的输出位序列的方法

    公开(公告)号:CN103636159A

    公开(公告)日:2014-03-12

    申请号:CN201280033219.0

    申请日:2012-06-19

    CPC classification number: H04L9/0816 G06F7/582 H04L9/003 H04L9/004 H04L2209/24

    Abstract: 描述用于产生随机的输出位序列的方法和随机位发生器(100)。在所述方法中使用具有2n个分别相同地被构造的状态机(104)的装置,其中所述状态机(104)分别包括n个状态位,其中每个状态机(104)始终采用与所述装置的其他状态机(104)不同的状态,其中在输入侧输入信号被输送给所述状态机(104)并且这些状态机分别根据其状态产生共同构成签名位序列的n个签名位,其中随机的输出位序列通过从所述装置的所有状态机(104)的签名位序列中选择单独的位而被产生。

    用于在数据处理中规划流程的电路装置

    公开(公告)号:CN103176835A

    公开(公告)日:2013-06-26

    申请号:CN201210363054.5

    申请日:2012-09-26

    CPC classification number: G06F9/4881 G06F2209/486

    Abstract: 本发明涉及一种用于处理数据的系统的电路装置,该系统用于借助中央处理单元处理多个任务,该中央处理单元具有分配给该中央处理单元的处理容量,其中该电路装置被配置为,向相应的任务时间错开地分配处理单元以用于处理,控制所述任务按照预定的顺序被处理并且在该顺序中没有当前处理请求的任务在处理时被跳过,其中该电路装置包括优先级顺序调节装置,其被设计为确定按照何种顺序来处理所述任务,其中在每次选择一个用于处理的任务时重新确定所述任务的顺序,并且控制所述选择,使得直到主动任务重新被分配处理单元的处理容量为止,对于数量为N的任务最多经过N个时间单位。此外本发明涉及一种相应的方法。

    用于处理数据的模块化结构

    公开(公告)号:CN102822764A

    公开(公告)日:2012-12-12

    申请号:CN201180017994.2

    申请日:2011-03-16

    CPC classification number: G06F1/10 G06F1/14

    Abstract: 本发明涉及一种用于处理数据的系统的电路装置,该系统用于在多个模块(11,12,14,18)中处理数据,其中该电路装置(100)被配置为,向多个模块(11,12,14,18)中的每一个分别提供至少一个时钟、时基和至少一个其它物理参数的基础,该电路装置(100)还包括中央路由单元(10),多个模块(11,12,14,18)耦合到该中央路由单元并且经由该中央路由单元所述多个模块(11,12,14,18)可以周期性地相互交换基于所述时基和/或基于其他物理参数的基础的数据,并且所述多个模块(11,12,14,18)中的每一个都配置为,独立地以及与所述多个模块(11,12,14,18)中其它模块并行地处理数据。此外本发明还涉及一种对应的方法。

    用于监控随机发生器的输出的方法

    公开(公告)号:CN103514080B

    公开(公告)日:2018-08-17

    申请号:CN201310243320.5

    申请日:2013-06-19

    Inventor: E.贝尔

    CPC classification number: G06F7/588

    Abstract: 本发明涉及用于监控随机发生器的输出的方法。介绍了一种用于监控随机发生器(10)的输出的方法和装置,其中在采样点(22,24,26)上的在时间上相继的采样值彼此进行比较,以便识别出所述采样值彼此间的关系。

Patent Agency Ranking