一种改进的ACTS校时方法
    11.
    发明公开

    公开(公告)号:CN104811293A

    公开(公告)日:2015-07-29

    申请号:CN201510147856.6

    申请日:2015-03-31

    Abstract: 一种改进的ACTS校时方法,涉及通信技术。本发明包括下述步骤:1)A服务器发送协议帧;2)客户端计算回送帧的发送时延;3)客户端向服务器返回回送帧,服务器接收回送帧;4)计算时延总和值TimeTotal;5)依据TimeTotal是否在预设的范围内,选择进入步骤6)或步骤7);6)依据校时计数器累计值是否大于预设的校时计数器阈值,选择进入步骤8)或步骤1);7)依据校时无效计数器累计值是否大于预设的无效计数器阈值,选择断开与从时钟的连接或返回步骤1);8)服务器计算下次OTM时码标志的发送时间,然后进入步骤9);9)服务器向客户端发送校时帧;10)客户端校时。本发明提高了ACTS的精度。

    基于E1链路的以太网数据传输方法和系统

    公开(公告)号:CN103441949A

    公开(公告)日:2013-12-11

    申请号:CN201310342987.0

    申请日:2013-08-07

    Abstract: 本发明提供一种基于E1链路的以太网数据传输方法,包括:从以太网接口接收端接收以太网数据,识别出以太网数据属于需时延控制的以太网数据或属于非时延控制的以太网数据;将需时延控制的以太网数据进行缓存及时延计数或非时延控制的以太网数据进行缓存,再对缓存数据及其时延数据进行分类封装后,将封装数据通过E1链路传输;将从E1链路接收到的封装数据进行解封;若解封得到的是需时延控制的以太网数据,则对其进行缓存并做时延计数,进行延时后通过以太网接口输出端输出;若解封得到的非时延控制的以太网数据,则对其进行缓存,当所述以太网接口输出端空闲时将其输出。本发明还提供对应的系统,能够降低以太网业务在转换传输过程中的时延抖动。

    一种快速识别铷钟类型的方法

    公开(公告)号:CN110784218A

    公开(公告)日:2020-02-11

    申请号:CN201911094146.6

    申请日:2019-11-11

    Abstract: 本发明公开了一种快速识别铷钟类型的方法,所述识别铷钟类型的方法包括:S1:完成铷钟系统上电预热;S2:基于铷钟系统通信协议写入初始控制值Offset=0,并完成对铷钟系统的鉴相器进行鉴相值数据采集,实现对采集数据进行斜率计算,记为K1;S3:基于步骤S2,再依次输入控制值为+N、-N、+10N、-10N和0,分别完成各控制值下鉴相值斜率计算分别得到斜率值为:K2、K3、K4、K5和K6;S4:当2*|N1|>|N2|时,本铷钟系统为相对调整控制方式,否则铷钟系统为绝对控制方式;其中,N1=K1-K6,N2=K3-K5;S5:所述铷钟系统的控制精度为(K2-K1)/N。从而采用本发明的识别铷钟类型的方法,能够通过鉴相值分析快速识别铷钟初始频偏和控制方式。

    基于E1链路的双向时频同传主从装置

    公开(公告)号:CN201789509U

    公开(公告)日:2011-04-06

    申请号:CN201020530060.1

    申请日:2010-09-15

    Inventor: 王广才 傅俊鹏

    Abstract: 基于E1链路的双向时频同传主从装置,涉及通信技术。本实用新型的主装置包括E1接口收发模块、E1编解码模块、CPU模块,其特征在于,还包括:时钟模块;同步帧发送模块,用于向从装置发送同步帧,所述同步帧中载有同步帧发送时间T1;时延请求帧接收模块,用于接收来自从装置的时延请求帧;时延反馈帧发送模块,用于向从装置发送时延反馈帧,所述时延反馈帧中载有时延请求帧收包时间T4;前述同步帧发送模块、时延请求帧接收模块、时延反馈帧发送模块分别与E1编解码模块连接。本实用新型无需协议转换、无需缓存、开销小,从而可以大大降低数据收发时延抖动。

    一种时延可控制的基于E1链路的ETHERNET传输系统

    公开(公告)号:CN203466828U

    公开(公告)日:2014-03-05

    申请号:CN201320521334.4

    申请日:2013-08-23

    Abstract: 本实用新型涉及时延可控的基于E1链路的ETHERNET传输系统,其特征在于:包括主设备和从设备,主设备设有主接收回路、主发送回路,从设备设有从接收回路、从发送回路,主接收回路通过E1链路连接从发送回路,主发送回路通过E1链路连接从接收回路;主接收回路包括主接收缓存单元、主延时计数单元、主GFP封装单元和主E1发送单元,主发送回路包括主E1接收单元、主GFP解封装单元、主时延计数单元、主发送控制单元;从接收回路包括从接收缓存单元、从延时计数单元、从GFP封装单元和从E1发送单元,从发送回路包括从E1接收单元、从GFP解封装单元、从时延计数单元和从发送控制单元。本实用新型采用硬件计算时延的方式,不修改传输ETHERNET的内容,简化了系统设计,保证了连续两帧时间间隔小的数据的传输时延精度。

Patent Agency Ranking