信号处理装置及其操作方法
    11.
    发明公开

    公开(公告)号:CN118430612A

    公开(公告)日:2024-08-02

    申请号:CN202310118327.8

    申请日:2023-01-31

    Applicant: 清华大学

    Abstract: 一种信号处理装置及其操作方法。该信号处理装置包括滤波处理电路、信号转换电路和降维存储电路。滤波处理电路包括阵列布置的多行多列滤波处理单元,多行滤波处理单元分别构成多个不同的滤波处理器,与多个输入端连接以获取多个第一输入信号,并分别对多个第一输入信号进行滤波处理操作,以得到多个第一处理信号;信号转换电路连接在滤波处理电路和降维存储电路之间,将多个第一处理信号转换为多个第二输入信号以提供给降维存储电路;降维存储电路与多个输出端连接,包括阵列布置的多行多列信号存储单元,用于对多个第二输入信号进行降维存储操作,以原位存储多个第二输入信号或者输出多个输出信号。该信号处理装置能够存储信号的多频域特征信息。

    存储器单元、阵列电路结构及数据处理方法

    公开(公告)号:CN117497026A

    公开(公告)日:2024-02-02

    申请号:CN202210876166.4

    申请日:2022-07-25

    Applicant: 清华大学

    Abstract: 提供一种存储器单元、阵列电路结构及数据处理方法。存储器单元包括至少一个阻变器件和至少两个开关元件,至少一个阻变器件包括第一阻变器件,至少两个开关元件包括第一开关元件以及第二开关元件,第一阻变器件的第一端与第一位线端连接;第一开关元件的第一极与第一阻变器件的第二端连接,第一开关元件的第二极与第二开关元件的第一极连接,第一开关元件的控制极与第一字线端连接;第二开关元件的第二极与源线端连接,第二开关元件的控制极与选择控制端连接。该存储器单元可实现对至少一个阻变器件单独控制,当多个该存储器单元设置于阵列电路中进行并行计算时,可使得阵列电路结构具有较高的控制灵活性,功耗小,且计算结果具有较高准确度。

    信号采集处理装置、电子设备以及信号采集处理方法

    公开(公告)号:CN115553789A

    公开(公告)日:2023-01-03

    申请号:CN202211103792.6

    申请日:2022-09-09

    Applicant: 清华大学

    Abstract: 一种信号采集处理装置及方法、电子设备。该信号采集处理装置包括信号采集模块和信号处理模块,信号采集模块包括:信号采集电极,配置为采集第一电信号;第一滤波电路,配置为接收第一电信号,使用第一忆阻器对第一电信号进行滤波,得到第二电信号;信号处理模块包括:第二滤波电路,配置为接收第二电信号,使用多个第二忆阻器对第二电信号在多个频带内进行滤波,得到多个特征信号;信号特征求取电路,配置为基于多个特征信号得到多个特征值;以及特征应用电路,配置为根据多个特征值得到输出结果。该信号采集处理装置结构简单,具有更小的电路面积和功耗,利用忆阻器的电导可调特性,便捷地调节滤波电路的截止频率,使得信号处理的自由度更高。

    基于忆阻器阵列的预编码装置和信号处理方法

    公开(公告)号:CN114614865A

    公开(公告)日:2022-06-10

    申请号:CN202210220708.2

    申请日:2022-03-08

    Applicant: 清华大学

    Abstract: 一种基于忆阻器阵列的预编码装置和信号处理方法,该预编码装置包括预编码单元和处理单元,预编码单元包括忆阻器阵列,预编码单元被配置为接收信道状态信息,利用忆阻器阵列对信道状态信息进行编码,得到预编码矩阵,处理单元被配置为接收预编码矩阵,并根据预编码矩阵对待编码信号进行处理。该预编码装置利用忆阻器阵列代替现场可编程门阵列等计算单元,可以突破冯诺依曼架构的瓶颈,进一步加速预编码技术,并且具有低功耗的特点。

    信号处理装置及信号处理方法

    公开(公告)号:CN111968689A

    公开(公告)日:2020-11-20

    申请号:CN202010878572.5

    申请日:2020-08-27

    Applicant: 清华大学

    Abstract: 提供了一种信号处理装置及信号处理方法。该信号处理装置包括忆阻器阵列、输入电路、第一开关电路、第二开关电路、输出电路和控制电路。忆阻器阵列包括多个忆阻器单元并连接到多条源线、多条字线和多条位线。控制电路,被配置为:控制第一开关电路来选择多条源线中的至少一条源线来分别多个第一信号中的至少一个第一信号施加到至少一条源线,控制第二开关电路来选择激活多条字线中的至少一条字线,以将至少一个第一信号施加到与至少一条字线相对应的忆阻器单元,以及控制输出电路以输出基于忆阻器阵列的忆阻器的电导值的多个第二信号。本发明提供的信号处理装置易于扩展并且面积小、功耗低。

    脑机接口信号处理方法和脑机接口系统

    公开(公告)号:CN118152814A

    公开(公告)日:2024-06-07

    申请号:CN202410109207.6

    申请日:2024-01-25

    Applicant: 清华大学

    Abstract: 一种脑机接口信号处理方法和脑机接口系统。该方法包括:接收来自目标对象的脑部活动检测信号;将参数矩阵G映射到存算一体阵列中,其中,根据包括多个刺激任务模板的训练模型获取对脑部活动检测信号进行时域滤波、空间滤波和模板匹配的第一矩阵H、第二矩阵W和第三矩阵T,计算用于对脑部活动检测信号进行一步解码处理的参数矩阵G,G=TWH;使用映射参数矩阵G的存算一体阵列对脑部活动检测信号进行一步解码处理以得到对应于脑部活动检测信号的解码结果;根据解码结果,从多个刺激任务模板中确定脑部活动检测信号对应的目标刺激任务的控制指令;以及发送控制指令以执行任务。该方法能减少算法的运算量和计算延时,减小电路面积和能耗开销。

    模拟缓存器及其操作方法、信号处理装置

    公开(公告)号:CN117672281A

    公开(公告)日:2024-03-08

    申请号:CN202211031883.3

    申请日:2022-08-26

    Applicant: 清华大学

    Abstract: 一种模拟缓存器及其操作方法、信号处理装置。该模拟缓存器包括级联的多个模拟缓存单元,每个模拟缓存单元包括输入电路、存储电路、隔离电路和输出电路,输入电路根据输入控制信号导通或截止以开始接收或者停止接收输入信号;存储电路从输入电路接收输入信号,并将采集到的输入信号以模拟数据的形式缓存在存储电路中;隔离电路根据隔离控制信号控制存储电路和输出电路电连接或断开;输出电路在与存储电路电连接时接收并缓存存储电路中缓存的模拟数据,并将模拟数据输出;除了第一级模拟缓存单元之外的任一当前级模拟缓存单元的输入电路与前一级模拟缓存单元的输出电路连接。该模拟缓存器可接收和缓存多个模拟信号,实现数据的高速并行移位和输出。

    多比特输入数据编码方法、装置、电子设备及存储介质

    公开(公告)号:CN114499538A

    公开(公告)日:2022-05-13

    申请号:CN202111542066.X

    申请日:2021-12-16

    Applicant: 清华大学

    Abstract: 本申请涉及集成电路技术领域,特别涉及一种多比特输入数据编码方法、装置、电子设备及存储介质,方法应用于忆阻器存算一体系统,包括以下步骤:在忆阻器存算一体系统中,获取至少一个多比特数据;由至少一个多比特数据生成用于表示多比特数据的多个加权脉冲组;计算每个加权脉冲组的脉冲的计算结果,并由每个加权脉冲组的脉冲的计算结果和对应的权值,加权求和得到多比特输入数据编码结果。由此,解决了相关技术中忆阻器存算一体系统的多比特输入数据编码类型,存在运算精度、运算时间和硬件开销难以折中等问题。

    信号处理方法、电子装置、信号处理装置

    公开(公告)号:CN112799513A

    公开(公告)日:2021-05-14

    申请号:CN202110124936.5

    申请日:2021-01-29

    Applicant: 清华大学

    Abstract: 一种信号处理方法、电子装置、信号处理装置。该信号处理方法包括:获取初始神经信号;利用第一忆阻器阵列对初始神经信号进行特征提取,以得到初始神经信号对应的特征信息;获取密钥标识,并基于密钥标识生成密钥;利用密钥对特征信息进行加密处理,以得到加密后特征信息。该信号处理方法可以基于忆阻器直接接收初始神经信号并对该初始神经信号进行处理,从而可以避免使用大量模数转换器,进而降低所需功耗和面积;在此基础上,对特征信息进行加密处理,在满足功耗和面积开销的基础上增强系统的安全性,实现轻量级的数据处理和数据安全防护。

    基于忆阻器的信息处理电路以及信息处理方法

    公开(公告)号:CN111950719A

    公开(公告)日:2020-11-17

    申请号:CN202010819145.X

    申请日:2020-08-14

    Applicant: 清华大学

    Abstract: 一种基于忆阻器的信息处理电路和信息处理方法。该信息处理电路包括:信号获取电路以及信号处理电路,信号获取电路配置为获取不同的多个初始神经信号,信号处理电路包括多个忆阻器且配置为通过所述多个忆阻器对所述多个初始神经信号进行处理,其中,所述多个忆阻器包括多个第一忆阻器,所述多个第一忆阻器被阵列布置以得到预处理阵列,所述预处理阵列配置为对所述多个初始神经信号进行特征提取以获得多个特征信息。该信息处理电路可以将存储与计算融合及做并行计算,减少数据搬运与计算时间,还可以直接处理具有连续幅值的模拟信号,减少模数转换器的使用,进而可以降低电路的面积与功耗。

Patent Agency Ranking