-
公开(公告)号:CN112400361B
公开(公告)日:2024-03-29
申请号:CN201980044247.4
申请日:2019-07-12
Applicant: 株式会社自动网络技术研究所 , 住友电装株式会社 , 住友电气工业株式会社
Abstract: 基板构造体具备具有汇流条(111、112)的第一电路基板和与该第一电路基板分隔配置的第二电路基板,在汇流条(111、112)配置有多个FET(13A~13D),上述多个FET(13A~13D)的端子与汇流条(111、112)连接,基板构造体具备通电线组片(16),该通电线组片覆盖汇流条(112)的一部分且设置有使各FET(13A~13D)的栅极端子(135A~135D)与上述第二电路基板通电的多个通电线(161A~161D),并列设置的半导体元件FET(13A~13D)以相对于并列设置方向在同一方向上配置栅极端子(135A~135D)的方式设置。
-
公开(公告)号:CN112514542A
公开(公告)日:2021-03-16
申请号:CN201980044170.0
申请日:2019-07-12
Applicant: 株式会社自动网络技术研究所 , 住友电装株式会社 , 住友电气工业株式会社
Abstract: 一种电力电路(30),在一个平面设置有与FET(13)的多个端子(131、132、135)连接的多个母排,且各导电片与其他导电片绝缘,其中,具备与FET(13)的漏极端子(131)连接的母排、配置于母排的FET(13)的焊料固定部以及经由导电性的连接片(14)与FET(13)的源极端子(132)连接的母排。
-
公开(公告)号:CN112368834A
公开(公告)日:2021-02-12
申请号:CN201980044553.8
申请日:2019-07-12
Applicant: 株式会社自动网络技术研究所 , 住友电装株式会社 , 住友电气工业株式会社
Abstract: 电力电路(30)在一平面上设置有与多个FET(13)的端子连接的两个母排(111、112),且具备夹于母排(111、112)彼此之间的绝缘区域(114),其中,电力电路(30)具备将所述多个FET(13)中的一组(13A、13C)固定的第一导电片(111)、及将所述多个FET(13)中的另一组(13B、13D)固定的第二导电片(112),所述多个FET(13)交替地固定于所述第一导电片(111)和所述第二导电片(112)。
-
公开(公告)号:CN110495262B
公开(公告)日:2020-09-25
申请号:CN201880017126.6
申请日:2018-03-19
Applicant: 株式会社自动网络技术研究所 , 住友电装株式会社 , 住友电气工业株式会社
Abstract: 在散热体(23)的第一载置部分(23a)隔着绝缘构件(24)而载置有导电体(22)。FET(4)电连接于导电体(22)。在电流流过FET(4)的漏极与源极之间的情况下,FET(4)发热。在导电体(22)上载置有电路基板(25)的第二载置部分(25a)。导电体(22)及绝缘构件(24)夹在第一载置部分(23a)与第二载置部分(25a)之间。在散热体(23)中,第一延设部分(23b)从第一载置部分(23a)延伸设置,在电路基板(25)中,第二延设部分(25c)从第二载置部分(25a)延伸设置。第一延设部分(23b)与第二延设部分(25c)隔开间隔地相对,在第二延设部分(25c)的上表面载置有微机(51)。微机(51)输出指示FET(4)的接通或断开的控制信号。
-
公开(公告)号:CN109076714A
公开(公告)日:2018-12-21
申请号:CN201780024973.0
申请日:2017-05-10
Applicant: 株式会社自动网络技术研究所 , 住友电装株式会社 , 住友电气工业株式会社
Abstract: 配电基板具备汇流条和经由粘接层而配置在上述汇流条的一面上的散热部件,上述汇流条具备凹部,上述凹部在上述汇流条的上述粘接层侧开口并被上述粘接层的构成材料填充。
-
-
-
-