滤波器装置
    11.
    发明授权

    公开(公告)号:CN104737447B

    公开(公告)日:2017-08-11

    申请号:CN201380055258.5

    申请日:2013-08-08

    Inventor: 野阪浩司

    CPC classification number: H03H9/542 H03H7/09 H03H7/1775 H03H9/6423 H03H9/6483

    Abstract: 本发明提供一种能够实现宽带化以及从通频带脱离的衰减频带的衰减量的扩大的滤波器装置。滤波器装置(1),在连结输入端子(2)与输出端子(3)的线路与接地电位之间,连接有包含第1电感的第1LC并联谐振电路(7),在线路与接地电位之间,连接有包含第2电感的第2LC并联谐振电路(9),还具备连接在第1LC并联谐振电路(7)的端部与第2LC并联谐振电路(9)的端部之间的至少一个弹性波谐振器(21),利用了第1LC并联谐振电路(7)、第2LC并联谐振电路(9)以及至少一个弹性波谐振器(21)的电容性的作为LC滤波器的衰减量频率特性和弹性波谐振器的衰减量频率特性被利用。

    叠层型谐振器和叠层型滤波器

    公开(公告)号:CN103095245A

    公开(公告)日:2013-05-08

    申请号:CN201210540740.5

    申请日:2009-01-09

    Inventor: 野阪浩司

    Abstract: 提供一种抑制电感成分或电容成分从而能够抑制谐振电路的频率特性的劣化的叠层型谐振器和叠层型滤波器。叠层型谐振器(1)的内部设置有电容器用内部电极(7A、7B)、电感器用内部电极(5)、电感器用通路电极(6A、6B)、接地用通路电极(9)和输入输出用通路电极(8)。接地用通路电极(9)和输入输出用通路电极(8)形成在邻接安装面的介质层上或与该介质层相邻接的介质层上。被配置在更靠安装面一侧处的电容器用内部电极(7A)在垂直透视时不与输入输出电极(3)重合。

    叠层型谐振器和叠层型滤波器

    公开(公告)号:CN101953069B

    公开(公告)日:2013-01-16

    申请号:CN200980102652.3

    申请日:2009-01-09

    Inventor: 野阪浩司

    Abstract: 提供一种抑制电感成分或电容成分从而能够抑制谐振电路的频率特性的劣化的叠层型谐振器和叠层型滤波器。叠层型谐振器(1)的内部设置有电容器用内部电极(7A、7B)、电感器用内部电极(5)、电感器用通路电极(6A、6B)、接地用通路电极(9)和输入输出用通路电极(8)。接地用通路电极(9)和输入输出用通路电极(8)形成在邻接安装面的介质层上或与该介质层相邻接的介质层上。被配置在更靠安装面一侧处的电容器用内部电极(7A)在垂直透视时不与输入输出电极(3)重合。

    开关装置和前端电路
    14.
    发明公开

    公开(公告)号:CN117321920A

    公开(公告)日:2023-12-29

    申请号:CN202280034950.9

    申请日:2022-04-15

    Inventor: 野阪浩司

    Abstract: 开关装置(10)具备:公共端子(Pan);对端子(Ps10及Ps101)的导通进行切换的开关电路(1);对端子(Ps20及Ps201)的导通进行切换的开关电路(2);以及对端子(Ps301及Ps302)中的至少一个端子与端子(Ps30)的导通进行切换的开关电路(3)。包括分别配置于将端子(Ps10及Ps101)连结的路径、将端子(Ps20及Ps201)连结的路径、将端子(Ps30)与端子(Ps301及Ps302)连结的多个路径的开关元件(E111、E121、E131及E132)。上述开关元件由堆叠的1个以上的半导体元件构成,开关元件(E121)的半导体元件的堆叠数比开关元件(E111)的半导体元件的堆叠数少。

    滤波器装置、高频前端电路及通信装置

    公开(公告)号:CN111684718B

    公开(公告)日:2023-07-25

    申请号:CN201880088566.0

    申请日:2018-11-07

    Inventor: 野阪浩司

    Abstract: 滤波器装置(1)具备第一端子(T1)及第二端子(T2)、第一滤波器(FLT1)及第二滤波器(FLT2)。第一滤波器(FLT1)及第二滤波器(FLT2)并联配置在第一端子(T1)与第二端子(T2)之间。滤波器装置(1)的第一通带包括第一滤波器(FLT1)的第二通带的至少一部分。第一通带包括第二滤波器(FLT2)的第三通带的至少一部分。第二通带比第一通带窄。第三通带比第一通带窄。第三通带的中心频率比第二通带的中心频率高。第一滤波器(FLT1)包括多个弹性波谐振器(s1、s2、p1)和第一电容元件(Cp1)。第一电容元件(Cp1)与第一弹性波谐振器(p1)并联连接。

    高频滤波器、多工器、高频前端电路以及通信装置

    公开(公告)号:CN110800211B

    公开(公告)日:2023-06-13

    申请号:CN201880042763.9

    申请日:2018-04-26

    Inventor: 野阪浩司

    Abstract: 滤波器(10)具备串联臂电路(11)、与节点(x1)及地连接的并联臂电路(21)、以及与节点(x2)及地连接的并联臂电路(22),其中,并联臂电路(21)具有并联臂谐振器(p1)以及与并联臂谐振器(p1)串联连接的开关电路(31),并联臂电路(22)具有并联臂谐振器(p2)以及与并联臂谐振器(p2)串联连接的开关电路(32),开关电路(31)具有由1个以上的晶体管构成的开关(SW1),开关电路(32)具有由1个以上的晶体管构成的开关(SW2),构成开关(SW2)的1个以上的晶体管各自的栅极宽度大于构成开关(SW1)的1个以上的晶体管中的至少1个晶体管的栅极宽度。

    多路调制器、高频前端电路以及通信装置

    公开(公告)号:CN109417378B

    公开(公告)日:2023-03-14

    申请号:CN201780036473.9

    申请日:2017-05-23

    Inventor: 野阪浩司

    Abstract: 具备与共用端子(110)连接的多个滤波器的多路调制器(1)具备:低频侧滤波器(11L),由配置在共用端子(110)与输入输出端子(120)之间的一个以上的弹性表面波谐振器构成,且具有第一通带;高频侧滤波器(12H),与共用端子(110)以及输入输出端子(130)连接,且具有频率高于第一通带的第二通带;以及电容器(CB1),串联配置在共用端子(110)和低频侧滤波器(11L)的连接路径上,电容器(CB1)的第二通带中的Q值高于将低频侧滤波器(11L)的弹性表面波谐振器视为电容的情况下的第二通带中的电容的Q值。

    弹性波滤波器装置、多工器、高频前端电路及通信装置

    公开(公告)号:CN109690946B

    公开(公告)日:2023-01-03

    申请号:CN201780056073.4

    申请日:2017-09-05

    Inventor: 野阪浩司

    Abstract: 滤波器(10)具备:并联臂谐振器(p1),具有包含多个电极指(121a)的IDT电极(121);和梳齿电容(C1),与并联臂谐振器(p1)连接且包含多个电极指(131a),梳齿电容(C1)中的多个电极指(131a)的电极指间距(Pc1)比并联臂谐振器(p1)中的多个电极指(121a)的电极指间距(Pp1)窄,梳齿电容(C1)中的多个电极指(131a)的膜厚(Tc1)比并联臂谐振器(p1)中的多个电极指(121a)的膜厚(Tp1)薄,梳齿电容(C1)的自谐振频率形成在比滤波器(10)的通带更靠高频侧。

    高频滤波电路、双工器、高频前端电路以及通信装置

    公开(公告)号:CN108604893B

    公开(公告)日:2022-06-17

    申请号:CN201780010257.7

    申请日:2017-02-07

    Abstract: 高频滤波电路(22A)具备串联臂谐振器(22s)、并联臂谐振器(22p1)、连接在节点(x1)与接地端子之间的并联臂谐振器(22p2)、配置在节点(x1)与接地端子之间并切换连结节点(x1)、并联臂谐振器(22p2)以及接地端子的路径的导通和非导通的开关(22SW),并联臂谐振器(22p1)和将并联臂谐振器(22p2)和开关(22SW)串联连接而成的串联电路并联连接在节点(x1)与接地端子之间,并联臂谐振器(22p1)的谐振频率(frp)比串联臂谐振器(22s)的谐振频率(frs)低,并联臂谐振器(22p2)的谐振频率(frp2)比并联臂谐振器(22p1)的谐振频率(frp)高。

    滤波器装置、高频前端电路、以及通信装置

    公开(公告)号:CN111684719A

    公开(公告)日:2020-09-18

    申请号:CN201880088543.X

    申请日:2018-11-07

    Inventor: 野阪浩司

    Abstract: 降低滤波器装置的通带的插入损耗。本发明的一个实施方式涉及的滤波器装置(1)具备第1端子(T1)及第2端子(T2)、和第1滤波器(FLT1)及第2滤波器(FLT2)。第1滤波器(FLT1)及第2滤波器(FLT2)在第1端子(T1)与第2端子(T2)之间并联地配置。第1滤波器(FLT1)包含多个串联臂谐振器。多个串联臂谐振器串联地配置在从第1端子(T1)经由第1滤波器(FLT1)到达第2端子(T2)的路径。多个串联臂谐振器包含第1串联臂谐振器(s11)及第2串联臂谐振器(s12)。在将各串联臂谐振器的反谐振频率与谐振频率之差除以谐振频率而得到的值定义为相对带宽的情况下,第1串联臂谐振器(s11)的第1相对带宽与第2串联臂谐振器(s12)的第2相对带宽不同。

Patent Agency Ranking