-
公开(公告)号:CN102522118A
公开(公告)日:2012-06-27
申请号:CN201110295494.7
申请日:2007-07-31
Applicant: 株式会社东芝
IPC: G11C16/10
CPC classification number: G11C16/10 , G11C7/1027
Abstract: 一种控制非易失性存储器的方法,包括:在命令锁存使能信号(CLE)被置为有效的情况下将第一命令输入所述非易失性存储器;在输入第一命令之后,在地址锁存使能信号(ALE)被置为有效的情况下将数据传送量输入所述非易失性存储器;在输入所述数据传送量之后,在命令锁存使能信号(CLE)被置为有效的情况下将第二命令输入所述非易失性存储器。
-
公开(公告)号:CN1555064B
公开(公告)日:2010-06-16
申请号:CN200410028412.2
申请日:2001-08-20
Applicant: 株式会社东芝
IPC: G06F13/00 , G11C16/06 , H01L27/115
CPC classification number: H01L27/115 , G11C16/0483 , G11C16/08 , H01L2224/48091 , H01L2224/48137 , H01L2224/48464 , H01L2224/49175 , H01L2924/00014 , H01L2924/00
Abstract: 本发明提供一种可抑制成本增加的非易失性半导体存储封装和可分离存储装置,其中非易失性半导体存储封装包括:具有包含多个非易失性半导体存储单元的存储单元阵列的存储装置;控制上述存储装置的控制部;可与网络连接的网络界面;与上述网络界面连接的、独立地管理来自上述网络的数据文件与上述存储单元阵列的地址之间的关系的文件管理部;以及与上述文件管理部连接的、把来自上述文件管理部的信号转换成上述控制部可使用的信号的存储器界面。
-
公开(公告)号:CN1652253A
公开(公告)日:2005-08-10
申请号:CN200410011822.6
申请日:2004-09-22
Applicant: 株式会社东芝
Inventor: 助川博
CPC classification number: G06F12/0246 , G11C16/102
Abstract: 存储卡(1)包括控制器(4)和非易失性半导体存储器(3)。控制器(4)管理第一擦除字组大小的半导体存储器中的第一地址与除第一擦除字组大小之外的第二擦除字组大小的半导体存储器中的第二地址之间的通信。非易失性半导体存储器(3)是第二擦除字组大小的存储器。控制器(4)通过第二地址执行对非易失性半导体存储器(3)的存取。
-
公开(公告)号:CN102354299A
公开(公告)日:2012-02-15
申请号:CN201110241980.0
申请日:2004-09-22
Applicant: 株式会社东芝
Inventor: 助川博
IPC: G06F12/02
CPC classification number: G06F12/0246 , G11C16/102
Abstract: 本公开涉及存储卡和半导体器件。存储卡(1)包括控制器(4)和非易失性半导体存储器(3)。控制器(4)管理第一擦除字组大小的半导体存储器中的第一地址与除第一擦除字组大小之外的第二擦除字组大小的半导体存储器中的第二地址之间的通信。非易失性半导体存储器(3)是第二擦除字组大小的存储器。控制器(4)通过第二地址执行对非易失性半导体存储器(3)的存取。
-
-
公开(公告)号:CN1674587A
公开(公告)日:2005-09-28
申请号:CN200510056068.2
申请日:2005-03-23
Applicant: 株式会社东芝
Inventor: 助川博
CPC classification number: G06F13/387
Abstract: 本发明的信息终端机包括:能够通过来自外部计算机的利用第1传送协议进行的访问读出数据传送信息的数据传送信息存储部;能够通过利用与上述第1传送协议不同的第2传送协议进行的访问进行数据的读出或写入的数据存储部;利用上述第1传送协议与计算机进行通信后,利用上述第2传送协议从上述数据存储部中读出数据,利用上述第2传送协议向计算机传送数据的文件管理部。
-
公开(公告)号:CN1193375C
公开(公告)日:2005-03-16
申请号:CN01133927.6
申请日:2001-08-20
Applicant: 株式会社东芝
IPC: G11C16/06 , H01L27/115
CPC classification number: H01L27/115 , G11C16/0483 , G11C16/08 , H01L2224/48091 , H01L2224/48137 , H01L2224/48464 , H01L2224/49175 , H01L2924/00014 , H01L2924/00
Abstract: 提供一种可抑制成本增加的非易失性半导体存储装置。其特征在于包括:第一半导体基板,其中形成有由多个非易失性半导体存储单元构成的存储单元阵列、与上述存储单元阵列电连接的多个位线、与上述存储单元阵列电连接的多个字线、多个输入端子、以及多个传输门晶体管,每个上述传输门晶体管的一端分别与上述多个字线中的对应的一个电连接,其另一端分别与上述多个输入端子中的对应的一个电连接;以及第二半导体基板,其中形成有与上述第一半导体基板的上述多个输入端子电连接的输出端子、以及与这些输出端子电连接并用来控制上述字线的字线控制电路,且上述第二半导体基板层叠在上述第一半导体基板上。
-
公开(公告)号:CN1570893A
公开(公告)日:2005-01-26
申请号:CN200410003757.2
申请日:2004-01-30
Applicant: 株式会社东芝
CPC classification number: G06K19/07732 , G06K19/077 , H01L2224/32145 , H01L2224/48227 , H01L2924/01079 , H01L2924/10253 , H01L2924/14 , H01L2924/19041 , H01L2924/3025 , H01L2924/00
Abstract: 一个在USB存储器装置中使用的集成半导体存储器设备,该设备包括:一个控制器,一个与控制器连接的闪速存储器,一个与存储器控制器连接的USB接口电路,以及一个用于将至少一个控制器、闪速存储器和USB接口共同保持在USB存储器装置的USB连接器的物理外形内的集成电路封装。
-
公开(公告)号:CN1555064A
公开(公告)日:2004-12-15
申请号:CN200410028412.2
申请日:2001-08-20
Applicant: 株式会社东芝
IPC: G11C16/06 , H01L27/115
CPC classification number: H01L27/115 , G11C16/0483 , G11C16/08 , H01L2224/48091 , H01L2224/48137 , H01L2224/48464 , H01L2224/49175 , H01L2924/00014 , H01L2924/00
Abstract: 提供一种可抑制成本增加的非易失性半导体存储装置。其特征在于包括:第一半导体基板,其中形成有由多个非易失性半导体存储单元构成的存储阵列、与上述存储阵列相连接的多个位线、与上述存储单元相连接的多个字线、以及多个传输门晶体管,每个上述传输门晶体管的一端分别与字线相连接,其另一端分别与输入端子相连接;以及第二半导体基板,其中形成有其输出信号在与上述输入端子相连接的输出端子输出的用来控制上述字线的字线控制电路。
-
-
-
-
-
-
-
-