差动放大器、数模转换器以及显示装置

    公开(公告)号:CN101043207B

    公开(公告)日:2011-11-30

    申请号:CN200710090056.0

    申请日:2007-03-23

    发明人: 入口雅夫

    IPC分类号: H03F3/45 G09G3/36

    摘要: 提供一种可以削减译码器面积并实现高精度输出的多值输出型差动放大器及数模转换器。该差动放大器包括:第一至第三输入端子;输出端子;第一至第三差动对;向第一至第三差动对的每一个供应电流的电流源电路;负载电路,连接在第一、第二节点上,第一至第三差动对的各个输出对的第一、第二输出彼此在所述第一、第二节点上共同连接;放大级,将第一及第二节点中的至少一个节点的信号作为输入且其输出与所述输出端子连接;以及电容元件;数据输出期间包括第一期间和第二期间,通过输入的控制信号,在第一期间,使第一至第三差动对的各个输入对的第一输入为非反相输入并使第二输入为反相输入,将各个第一输入连接在第一至第三输入端子的每一个上,并将第一至第三差动对的各个第二输入共同连接在所述电容元件的一端上,同时共同连接到所述输出端子上,在第二期间,使第一至第三差动对的各个输入对的第一输入为反相输入并使第二输入为非反相输入,将各个输入对的第一输入共同连接在输出端子上,将第二输入共同连接在电容元件的一端上。

    差动放大器、数模转换器以及显示装置

    公开(公告)号:CN101043207A

    公开(公告)日:2007-09-26

    申请号:CN200710090056.0

    申请日:2007-03-23

    发明人: 入口雅夫

    IPC分类号: H03F3/45 G09G3/36

    摘要: 提供一种可以削减译码器面积并实现高精度输出的多值输出型差动放大器及数模转换器。该差动放大器包括:第一至第三输入端子;输出端子;第一至第三差动对;向第一至第三差动对的每一个供应电流的电流源电路;负载电路,连接在第一、第二节点上,第一至第三差动对的各个输出对的第一、第二输出彼此在所述第一、第二节点上共同连接;放大级,将第一及第二节点中的至少一个节点的信号作为输入且其输出与所述输出端子连接;以及电容元件;数据输出期间包括第一期间和第二期间,通过输入的控制信号,在第一期间,使第一至第三差动对的各个输入对的第一输入为非反相输入并使第二输入为反相输入,将各个第一输入连接在第一至第三输入端子的每一个上,并将第一至第三差动对的各个第二输入共同连接在所述电容元件的一端上,同时共同连接到所述输出端子上,在第二期间,使第一至第三差动对的各个输入对的第一输入为反相输入并使第二输入为非反相输入,将各个输入对的第一输入共同连接在输出端子上,将第二输入共同连接在电容元件的一端上。

    差动放大器及数模转换器
    14.
    发明公开

    公开(公告)号:CN101013882A

    公开(公告)日:2007-08-08

    申请号:CN200710007523.9

    申请日:2007-02-01

    发明人: 土弘 入口雅夫

    摘要: 本发明提供一种避免电源及信号噪声、开关噪声的影响,并可进行多个输入参考电压的运算输出的差动放大器。其包括:第一、第二、第三输入端子(1、2、3);输出端子(4);构成第一、第二差动对的晶体管对(531、532)、(533、534),它们的输出对共同连接在负载电路(537、538)上,并分别由对应的电流源(535、536)进行驱动;放大级(539),其输入端连接在所述负载电路与第一、第二差动对的输出对的共同连接点的至少一个上,且输出端连接在输出端子上;在所述第二差动对的输入对上输入来自第三输入端子的信号和来自所述输出端子的反馈信号,在所述第一差动对的输入对与第一、第二输入端子(1、2)之间具行第一、第二开关(SW1、SW2);在所述第一差动对的输入对和第一、第二开关(SW1、SW2)的各个连接点与基准电压端子之间具有第一、第二电容(C1、C2)。也可以将第一、第二、第三输入端子(1、2、3)作为一个端子,并顺次输入电压。

    差动放大器、数字模拟变换器以及显示装置

    公开(公告)号:CN1941616A

    公开(公告)日:2007-04-04

    申请号:CN200610154379.7

    申请日:2006-09-26

    发明人: 土弘 入口雅夫

    摘要: 本发明提供一种减小译码器面积并进行高精度输出的多值差动放大器。具备:第一差动对(101、102)和第二差动对(103、104);与第一和第二差动对的输出对公共连接的负载电路;对第一和第二差动对供给电流的第一和第二电流源;接收第一和第二差动对的公共的输出信号,充电或放电驱动输出端子的放大级;和切换控制对第一和第二差动对的差动输入的信号输入的控制电路,数据输出期间包括第一和第二期间,在第一期间对第一差动对的差动输入输入输出端子的电压Vout和参考电压Vref,将Vout和Vref分别蓄积在与第一差动对的差动输入连接的第一和第二电容,对第二差动对的差动输入输入第一和第二电压,在第二期间,第一差动对的差动输入与输出端子的电压和参考电压的供给断开,被输入第一和第二电容的蓄积电压,对第二差动对的差动输入输入Vout和第三电压。