基于CPLD保障服务器电源系统稳定性的结构及方法

    公开(公告)号:CN109582115A

    公开(公告)日:2019-04-05

    申请号:CN201811292781.0

    申请日:2018-11-01

    摘要: 本发明提供一种基于CPLD保障服务器电源系统稳定性的结构及方法,所述CPLD包括模拟电压信号监测模块、上电时序控制模块、延时模块和消抖模块,上电时序控制模块与模拟电压信号监测模块、延时模块和消抖模块连接;模拟电压信号监测模块连接有可编程电源电压模数转换通道和各路上电电源电压模数转换通道;主板上设置有可编程电源模块和各路上电电源模块,分别与两个模数转换通道连接;上电时序控制模块与可编程电源模块和各路上电电源模块均连接;模拟电压信号监测模块检测可编程电源模块以及各路上电电源模块的电压输出是否正常;上电时序控制模块对可编程电源模块和各路上电电源模块的电压进行控制。

    一种基于FPGA的USB信号光远传控制模块及方法

    公开(公告)号:CN109062837A

    公开(公告)日:2018-12-21

    申请号:CN201810595643.3

    申请日:2018-06-11

    IPC分类号: G06F13/40 G06F13/42 H04B10/40

    摘要: 本发明涉及一种基于FPGA的USB信号光远传控制模块及方法,发送端包括开关芯片,开关芯片通过USB总线连主机端,开关芯片通过USB总线连发送端转换芯片,发送端转换芯片通过并行总线连发送端FPGA模块的I/O接口信号处理单元,发送端FPGA模块的I/O接口信号处理单元还连接开关芯片,发送端FPGA模块的高速通信接口通过高速串行总线连接发送端光模块;接收端包括接收端转换芯片,接收端转换芯片通过USB总线连接USB设备,接收端转换芯片通过并行总线连接接收端FPGA模块的I/O接口信号处理单元,接收端FPGA模块的高速通信接口通过高速串行总线连接接收端光模块;发送端光模块与接收端光模块通过光纤连接。

    一种二元BCH码伴随式矩阵的实现方法

    公开(公告)号:CN108847851A

    公开(公告)日:2018-11-20

    申请号:CN201810585495.7

    申请日:2018-06-08

    IPC分类号: H03M13/15

    摘要: 本发明公开了一种二元BCH码伴随式矩阵的实现方法,其实现过程为,首先从Flash中接收码字多项式,计算伴随多项式;根据Horner准则,获取迭代伴随式多项式,该迭代伴随式为串行迭代多项式;将步骤二中的伴随式多项式进行分解,然后进行并行化计算;计算出所有伴随式多项式的值,再根据得到的伴随式的值是否全为0,来判断输入码字中是否有错误。该一种二元BCH码伴随式矩阵的实现方法与现有技术相比,提高的算法的计算效率,有效降低了电路的复杂度,提高了ECC的运行速度,减小了占用资源的面积,能够准确的解决单粒子翻转导致的存储错误问题,实用性强,适用范围广泛,易于推广。

    一种内外网隔离方法及系统

    公开(公告)号:CN110730170A

    公开(公告)日:2020-01-24

    申请号:CN201910958542.2

    申请日:2019-10-10

    IPC分类号: H04L29/06 H04L12/26

    摘要: 本发明特别涉及一种内外网隔离方法及系统。该内外网隔离方法及系统,内网与外网进行数据传输时,数据传输的网络包均由FPGA捕获和解析后,发送至CPU单元;CPU单元对网络包进行安全策略查询,根据网络包的网络策略设定,对网络包进行处理;CPU单元对需过滤的网络包,直接丢弃,不再转发;其余无需过滤的网络包则由CPU单元转发至对应的目的网络;内网与外网进行数据传输时,网络包经过的路径不同,从而实现了安全隔离。该内外网隔离方法及系统,将网络双向性,更改成为单向性,内外网通路路径独立,无需改变原有的网络结构,即可实现内外网的完全隔离与加密功能,大大提升了安全性。

    一种基于龙芯IP核的服务器健康管理芯片及实现方法

    公开(公告)号:CN110569173A

    公开(公告)日:2019-12-13

    申请号:CN201910868943.9

    申请日:2019-09-16

    摘要: 本发明公开了一种基于龙芯IP核的服务器健康管理芯片及实现方法,属于芯片设计领域,本发明要解决的技术问题为如何实现芯片全模块的自主可控,采用的技术方案为:该芯片包括龙芯主处理器、龙芯协处理器、内部总线互联模块、高速接口模块、低速接口模块和视频压缩引擎模块,龙芯主处理器和龙芯协处理器均采用龙芯IP核作为芯片的主处理单元;龙芯主处理器和龙芯协处理器分别连接内部总线互联模块,内部总线互联模块分别连接高速接口模块、低速接口模块和视频压缩引擎模块。本发明还公开了一种基于龙芯IP核的服务器健康管理实现方法。

    一种实现IIC转CAN协议的数据采集系统及方法

    公开(公告)号:CN110471873A

    公开(公告)日:2019-11-19

    申请号:CN201910764517.0

    申请日:2019-08-19

    IPC分类号: G06F13/38 G06F13/42

    摘要: 本发明特别涉及一种实现IIC转CAN协议的数据采集系统及方法。该实现IIC转CAN协议的数据采集系统及方法,包括VGA背板模块,单片机模块,CAN控制器模块,CAN收发器模块和后端显示模块,所述VGA背板模块,单片机模块,CAN控制器模块,CAN收发器模块和后端显示模块从前向后依次连接,从而实现数据采集、处理和后端数据显示。该实现IIC转CAN协议的数据采集系统及方法,设计巧妙,可拓展性强,提供了一种不同通信协议间转换的思路,可以实现不同通信协议之间的转换,使用方便简单,具有广阔的应用前景。

    一种自动生成上电时序程序的方法

    公开(公告)号:CN109753673A

    公开(公告)日:2019-05-14

    申请号:CN201711092830.1

    申请日:2017-11-08

    IPC分类号: G06F17/50

    摘要: 一种自动生成上电时序程序的方法,包括:利用表格格式统计并确定适应CPU的上电使能信号的使能顺序、所述上电使能信号相互之间的使能间隔;Matlab工具读取所述表格中的内容,根据所述表格中记载的信息,生成verilog代码输出,并生成对应的.v文件和引脚约束文件.qsf;将所述.v文件和引脚约束文件.qsf加载到Quartus中,然后经过编译生成bit文件,最后烧写到CPU中即可。本发明所述方法:当上电顺序改变时,只需改变对应表格中信号的顺序,就可以生成新的verilog程序,提高了工作效率。本发明还可改变Matlab工具程序中代码,生成c程序或者VHDL程序,扩大了该方法的使用范围。

    一种主动降噪方法与装置
    20.
    发明公开

    公开(公告)号:CN109346054A

    公开(公告)日:2019-02-15

    申请号:CN201811236855.9

    申请日:2018-10-23

    IPC分类号: G10K11/178

    摘要: 本发明公开了一种主动降噪方法与装置,包括:使用滤波-X最小均方算法建立次级声道模型,并多次迭代次级声道模型;采集噪声信号,并使用谱线插值修正的FFT算法精确测量噪声信号的基波/谐波分量,获得频率信息;对次级声道模型和频率信息使用I/Q信号合成方法多次迭代处理所述噪声信号,获得消声信号;再通过次级声道模型的预处理后输出至消声扬声器,从而将消声信号与噪声信号相叠加。本发明能够使用主动降噪算法抑制服务器散热风扇的低频谐波噪声。