网络协议解析方法、系统及装置

    公开(公告)号:CN112751845B

    公开(公告)日:2022-12-02

    申请号:CN202011582834.X

    申请日:2020-12-28

    Abstract: 本发明公开了一种网络协议解析方法、系统及装置,其中,该方法包括:获取待解析的网络数据包,其中,网络数据包由多层网络协议封装;从外层到内层的方向,对网络数据包的各层网络协议进行逐层解析,得到网络数据包各层网络协议对应的解析结果;基于预先配置的规则集合,根据网络数据包各层网络协议对应的解析结果,生成网络数据包的解析结果,其中,规则集合中包含:多个规则条件,每个规则条件对应一种组合操作,组合操作用于按照预设逻辑将网络数据包各层网络协议对应的解析结果进行组合。本发明能够避免多层网络协议封装的数据包,在解析过程中存在复杂的协议循环递归承载问题。

    任务处理系统及方法
    15.
    发明公开

    公开(公告)号:CN116755868A

    公开(公告)日:2023-09-15

    申请号:CN202311054631.7

    申请日:2023-08-21

    Abstract: 本发明公开了一种任务处理系统及方法,涉及集成电路技术领域,其中该系统包括:部署在集成电路中的任务调度电路模块、部署在集成电路中的任务数据管理电路模块、部署在集成电路中的任务处理电路模块,本发明中任务调度电路模块可以通过任务数据管理电路模块生成的任务编码先对任务节点进行排队,在任务节点排队的同时等待数据就绪信息,任务调度电路模块在接收到任务数据管理电路模块发送的数据就绪信息后就能直接通过任务处理电路模块执行对应任务,无需等到数据就绪后才对任务进行排队处理,提高集成电路对任务的并发处理性能,提高任务处理效率。

    多要素数据匹配方法及装置
    16.
    发明公开

    公开(公告)号:CN114328619A

    公开(公告)日:2022-04-12

    申请号:CN202111524643.2

    申请日:2021-12-14

    Abstract: 本申请实施例提供一种多要素数据匹配方法及装置,方法包括:解析网络数据包,根据匹配要素集合确定命中的匹配要素,其中,所述匹配要素集合由所有匹配规则所包含的匹配要素构成;根据所述命中的匹配要素确定对应的要素验证集合,对所述要素验证集合中包含的匹配规则进行数据匹配,得到所述网络数据包的数据匹配结果,其中,所述要素验证集合是要素归属集合的子集,所述要素归属集合由所述匹配要素所归属的所有匹配规则构成;本申请能够快速实现对目标数据进行匹配的目的,降低了系统资源消耗,提升了数据匹配效率。

    一种数据包管理方法、系统和装置

    公开(公告)号:CN113595822A

    公开(公告)日:2021-11-02

    申请号:CN202110843163.6

    申请日:2021-07-26

    Abstract: 本发明实施例提供了一种数据包管理方法、系统和装置,所述方法包括:对获取的数据包消息与缓存流表中的流表项进行一次匹配判别,生成第一匹配结果;若第一匹配结果包括目标缓存流表项,根据数据包消息对目标缓存流表项进行更新;若第一匹配结果不包括目标缓存流表项,对数据包消息与内存流表中的流表项进行二次匹配判别,生成第二匹配结果;若第二匹配结果包括目标内存流表项,根据数据包消息对目标内存流表项进行更新,能够高效、准确统计出数据包的流量信息,从而提高网络设备的处理性能。

    一种数据包管理方法、系统和装置

    公开(公告)号:CN113595822B

    公开(公告)日:2024-03-22

    申请号:CN202110843163.6

    申请日:2021-07-26

    Abstract: 本发明实施例提供了一种数据包管理方法、系统和装置,所述方法包括:对获取的数据包消息与缓存流表中的流表项进行一次匹配判别,生成第一匹配结果;若第一匹配结果包括目标缓存流表项,根据数据包消息对目标缓存流表项进行更新;若第一匹配结果不包括目标缓存流表项,对数据包消息与内存流表中的流表项进行二次匹配判别,生成第二匹配结果;若第二匹配结果包括目标内存流表项,根据数据包消息对目标内存流表项进行更新,能够高效、准确统计出数据包的流量信息,从而提高网络设备的处理性能。

    并行CRC计算方法、装置及电路
    20.
    发明公开

    公开(公告)号:CN116932444A

    公开(公告)日:2023-10-24

    申请号:CN202310591547.2

    申请日:2023-05-23

    Inventor: 周志雄 汪锐

    Abstract: 本发明公开了一种并行CRC计算方法、装置及电路,该方法包括:对输入数据序列进行低位补零处理,得到第一数据序列;所述第一数据序列的全部比特均有效、且第一数据序列的长度为预设并行计算位宽的整数倍;以第一数据序列除以设定的生成多项式,得到第一余数和第一商;以设定的生成多项式、和第一商于指定位数的数值相乘,得到第一补偿值;所述指定位数为对输入数据序列进行低位补零处理的位数;将所述第一补偿值和第一余数相加,并将相加结果进行向右移所述指定位数,得到输入数据序列的并行CRC计算结果。本发明用以降低并行CRC计算的面积消耗代价,提升并行CRC计算的时钟频率。

Patent Agency Ranking