一种增益增强的分布式放大器结构

    公开(公告)号:CN114094963A

    公开(公告)日:2022-02-25

    申请号:CN202111420437.7

    申请日:2021-11-26

    Abstract: 本发明公开了一种增益增强的分布式放大器结构,实现的放大器增强功能包括三个方面:1.针对有源部分未匹配,在有源部分插入一个级间匹配;2.为了提高性能,提高增益,可以把前一个的信号通过耦合,引导到下一个的输入级,耦合的方法有2种,其一:电容直接通过电场发生耦合,其二:两个电感构成一个变压器通过此磁场发生耦合;3.为了提高输入能量传输效率,考虑到不同频率信号的在传输线中传输的特性不同,所以设置了每一级的输入输出网络的传输线的线长都不相同,这样能够将信号的传输效率最大化;通过以上方法均可提高分布式放大器的增益。

    一种宽输入范围的预稳压电路

    公开(公告)号:CN119126909A

    公开(公告)日:2024-12-13

    申请号:CN202411623866.8

    申请日:2024-11-14

    Abstract: 本发明提供了一种宽输入范围的预稳压电路,带载能力强,随温度变化小,输出电压好调。在能隙基准1.2V电压的基础上,利用三极管和电容的温度系数相反的特性,产生一个随温度变化小的电源电压,在‑50°‑125°温度范围内,电源压降在200mV下,电压大小可按要求调节。以5V电源电压为例,本发明在5.7V‑60V的输入电压范围内可以产生稳定的5V电压,在5.7V以下电压会随输入电压降低。本发明考虑到基准模块等轻载低压模块需要更为稳定的电源电压,设计了两级输出结构,第一级供轻载模块使用,第二级供重载模块使用。本发明带载能力强,经过仿真发现可以带载20mA。在电流负载突变时输出电压也可极快稳定。

    高隔离度混频器电路
    13.
    发明授权

    公开(公告)号:CN114337550B

    公开(公告)日:2024-06-21

    申请号:CN202111683063.8

    申请日:2021-12-31

    Abstract: 本发明提供一种高隔离度混频器电路,用于对输入的信号进行下变频或者上变频处理,射频变压器将信号输入端口输入的单端信号转换为差分信号,并输出差分信号给混频器核;本振信号输入端口用于向混频器核输入本振信号;混频器核包括晶体管对,根据场晶体管对栅极和漏极间的非线性频率转移特性,完成对差分信号的下变频或者上变频处理后,输出双路信号给中频变压器;中频变压器将双路信号转换成单路信号给信号输出端口;能够实现下变频或者上变频处理的高隔离度,保证电路性能较优,采用有源结构,得到高隔离度的同时,能够获得很好的变频增益。

    一种基于正交相位选通的等效采样控制电路

    公开(公告)号:CN110426974B

    公开(公告)日:2024-04-09

    申请号:CN201910729459.8

    申请日:2019-08-08

    Abstract: 一种基于正交相位选通的等效采样控制电路,其中,触发信号产生电路采用VCO产生5GHz精准频率信号,依次经过2分频、4分频、8分频电路,形成基于5GHz的相分8分频625MHz信号,由FPGA控制电路控制时钟选通电路对8路分频时钟信号进行选通控制,按照同一周期内的相序逐次驱动ADC采样时钟,从而实现对反射脉冲的8个周期不同相位的信号幅值进行采样,高速ADC电路预先设置接收信号频率为6.25MHz,则每路触发信号经过100个周期可以完成一个周期的采样,然后离散波形重构电路对这些样本值按照采样时间和触发相位顺序组合形成完整的回波信号。本发明具有数字集成度高,探测速度快,分辨率高等特点。实现了对回波信号的良好接收,采样效率提高80%。

    一种采样频率可调的模数转换器

    公开(公告)号:CN110034762B

    公开(公告)日:2024-03-26

    申请号:CN201910327093.1

    申请日:2019-04-23

    Abstract: 本发明公开了一种采样频率可调的模数转换器,包括含有非交叠时钟、自举开关、运算放大器、内部时钟产生单元、DAC控制逻辑单元、异步延时逻辑模块、DAC电容阵列、延时逻辑模块、第一延时选择器和第二延时选择器;本发明采用第一延时选择器和第二延时选择器,第一延时选择器和第二延时选择器均采用三种相同的延时时间,通过选择延时时间方式,形成不同的异步时钟,从而达到采样频率可调;本发明中采用一级运放加二级锁存作为比较器,可以阻止回扫噪声,提高比较速度。

    具有背景失配校准的噪声整形SAR ADC

    公开(公告)号:CN114124100B

    公开(公告)日:2024-03-22

    申请号:CN202111457615.3

    申请日:2021-12-01

    Abstract: 本发明提供了一种具有背景失配校准的噪声整形SAR ADC,属于集成电路技术领域。本发明所采用的SAR ADC架构类似于通用SAR ADC,结构包括采样和保持(S/H)模块、二进制加权电容式DAC(CDAC)、SAR逻辑块、比较器和数字加法器;所呈现的拓扑与通用SAR ADC的不同之处在于,它嵌入了两个附加模块:噪声整形和DAC校准模块。偶尔激活的校准模块能够通过使用一组子DAC的机制执行DAC失配校准;在典型的SAR转换中通常被丢弃的残差信息Vresidue则被NS块重新使用,从而可以改变带内比较器噪声和量化噪声。本发明将NS‑SAR与新的背景校准相结合,同时结合了ΣΔ和SAR架构的优点,实现了高精度低功耗架构,并且克服了比较器噪声和DAC失配误差对电路的限制。

    具有背景失配校准的噪声整形SAR ADC

    公开(公告)号:CN114124100A

    公开(公告)日:2022-03-01

    申请号:CN202111457615.3

    申请日:2021-12-01

    Abstract: 本发明提供了一种具有背景失配校准的噪声整形SAR ADC,属于集成电路技术领域。本发明所采用的SAR ADC架构类似于通用SAR ADC,结构包括采样和保持(S/H)模块、二进制加权电容式DAC(CDAC)、SAR逻辑块、比较器和数字加法器;所呈现的拓扑与通用SAR ADC的不同之处在于,它嵌入了两个附加模块:噪声整形和DAC校准模块。偶尔激活的校准模块能够通过使用一组子DAC的机制执行DAC失配校准;在典型的SAR转换中通常被丢弃的残差信息Vresidue则被NS块重新使用,从而可以改变带内比较器噪声和量化噪声。本发明将NS‑SAR与新的背景校准相结合,同时结合了ΣΔ和SAR架构的优点,实现了高精度低功耗架构,并且克服了比较器噪声和DAC失配误差对电路的限制。

    一种可应用于Doherty PA的功分器
    18.
    发明公开

    公开(公告)号:CN113922780A

    公开(公告)日:2022-01-11

    申请号:CN202111216229.5

    申请日:2021-10-19

    Abstract: 本发明公开了一种可应用于Doherty PA(功率放大器)的功分器,所述功分器包括一个高通滤波电容C1、两路的高通L型网络C2与L2、低通L型网络L1与L3以及HBT(异质结双极型晶体管)的等效的输入寄生结电容Cjc、Cjp构成。与传统的威尔金森功分器相比,本申请的功分器在采用双L型匹配网络结构后,由于放大器输入寄生结电容的存在,因此相较于传统功分器,减少了所需元件的数目以及面积,提高了电路的集成度。并且结合应用在Doherty功放上,既能使功放的输入阻抗匹配、输入驻波减小,也能最终让两路的放大器实现相同的功率输出,起到了一物两用的作用。

Patent Agency Ranking