一种多冗余计算机系统低频时钟信号同步电路

    公开(公告)号:CN203870506U

    公开(公告)日:2014-10-08

    申请号:CN201420167429.5

    申请日:2014-04-08

    Abstract: 一种多冗余计算机系统低频时钟信号同步电路,包括外部低频时钟同步和本地低频时钟延时电路、多数表决电路、信号上升沿检测电路、相位偏差判决与可加载相位计数器电路、本地相位校正后低频时钟产生电路。本实用新型采用计数范围为[0,N-1]的可装载计数器,实现本地工作时钟的N分频信号,并提供给其余冗余计算机系统使用。冗余计算机系统任一计算机电路对此分频信号和其它计算机电路提供的分频信号分别进行延时和同步处理后,进行多数表决。在提取表决后信号的上升沿时刻,考虑信号同步与表决引入的时钟延迟影响,对本地分频信号的可加载相位计数器值进行必要重置,从而实现冗余计算机系统工作时钟信号的反馈控制,进而实现时钟信号的同步。

Patent Agency Ranking