一种DBPL码硬件解码方法及系统

    公开(公告)号:CN110971341B

    公开(公告)日:2022-09-09

    申请号:CN201911039086.8

    申请日:2019-10-29

    Abstract: 本发明涉及一种DBPL码硬件解码方法及系统,所述解码方法包括:延时原始DBPL码获得延时DBPL码,异或运算输出DBPL码边沿脉冲信号,单稳态电路触发输出与DBPL码同频率方波,输出与DBPL码同步的解码数据;一种DBPL码硬件解码系统,所述解码系统包括:输入模块、施密特触发器、异或门、单稳态触发器和D触发器。本发明的DBPL码硬件解码方法及系统通过设置3个D触发器进行单稳态信号转化,产生与DBPL码同步的解码数据,无需外部时钟源,即可保证解码输出信号与DBPL码输入信号严格同步,提高了解码系统的可靠性。

    一种DBPL码硬件解码方法及系统
    12.
    发明公开

    公开(公告)号:CN110971341A

    公开(公告)日:2020-04-07

    申请号:CN201911039086.8

    申请日:2019-10-29

    Abstract: 本发明涉及一种DBPL码硬件解码方法及系统,所述解码方法包括:延时原始DBPL码获得延时DBPL码,异或运算输出DBPL码边沿脉冲信号,单稳态电路触发输出与DBPL码同频率方波,输出与DBPL码同步的解码数据;一种DBPL码硬件解码系统,所述解码系统包括:输入模块、施密特触发器、异或门、单稳态触发器和D触发器。本发明的DBPL码硬件解码方法及系统通过设置3个D触发器进行单稳态信号转化,产生与DBPL码同步的解码数据,无需外部时钟源,即可保证解码输出信号与DBPL码输入信号严格同步,提高了解码系统的可靠性。

    一种应答器有源模块时钟提取方法及装置

    公开(公告)号:CN110932752A

    公开(公告)日:2020-03-27

    申请号:CN201911039017.7

    申请日:2019-10-29

    Abstract: 本发明公开了一种应答器有源模块时钟提取方法及装置,所述方法包括如下步骤:获取原始DBPL码,获取延迟DBPL码;将原始DBPL码与延迟DBPL码进行异或运算,形成DBPL码脉冲信号,提取上升沿和下降沿信息,形成边沿检测脉冲信号;对边沿检测脉冲信号分别进行不可重复触发的脉冲扩展和可重复触发的脉冲扩展,形成单稳态信号S_A和单稳态信号S_B;由单稳态信号S_A的下降沿触发,产生时钟信号CLK_A;由单稳态信号S_B的下降沿触发,产生时钟信号CLK_B;对时钟信号CLK_A和时钟信号CLK_B进行或运算,形成占空比为50%的均匀时钟信号CLK。本发明提高了应答器的稳定性和抗干扰能力。

    一种基于UVM的应答器芯片多模块同步验证平台和验证方法

    公开(公告)号:CN114036013B

    公开(公告)日:2024-09-03

    申请号:CN202111233476.6

    申请日:2021-10-22

    Abstract: 本发明公开了一种基于UVM的应答器芯片多模块同步验证平台和验证方法,考虑到了应答器芯片工作过程中多个模块之间的联动,将应答器芯片的写码模块、读码模块和有源模块同时例化为待测设计DUT进行仿真验证,更加符合应答器芯片各个模块之间的相互配合运行关系,可以做到对实际环境的更贴近的仿真。把三个模块当成一个整体进行验证,相比于单独模块进行验证,把部分外部接口变成内部接口信号,减少了需要施加接口激励的数量,同时模块间信号配合更加密切,需要一个模块对另一个模块的配合输出,调试的时候需要联合观察信号,体现了应答器三个模块的协调一致工作;能够同时验证多个应答器芯片中的功能模块,能够提高应答器芯片的验证效率。

    一种报文调整方法、装置、设备以及存储介质

    公开(公告)号:CN118300745A

    公开(公告)日:2024-07-05

    申请号:CN202410299831.7

    申请日:2024-03-15

    Abstract: 本发明公开了一种报文调整方法、装置、设备以及存储介质,属于数据处理技术领域,所述方法包括:获取目标报文调整区间的报文调整限制次数和报文已调整次数;根据报文调整限制次数,确定目标计数器集合;目标计数器集合中的目标计数器有序排列;在目标报文调整区间内检测到报文调整请求的情况下,根据报文调整限制次数、报文已调整次数、以及目标计数器集合中目标计数器的计数值,对目标报文进行报文调整。本发明一定程度上限制了BTM解调过程中对报文的调整次数,在改善报文质量,减少报文错误的同时,提高了BTM解调过程中报文的安全性。

    一种FSK解调码元宽度调整方法及装置

    公开(公告)号:CN117240674A

    公开(公告)日:2023-12-15

    申请号:CN202311510132.4

    申请日:2023-11-14

    Abstract: 本发明涉及列车通信技术领域,特别涉及一种FSK解调码元宽度调整方法及装置。对FSK解调后的码元进行采样;对每次采样的数据持续时间同时进行计时;在采样发现码元跳变时,根据当前持续时间进行分段判断是否需要扩宽以及扩宽方式,并延时后输出扩宽结果。本发明把小于1比特位宽的、形状不好的波形向理想码元形状进行整形。本发明扩宽偏窄信号,使得生成时钟时出现错误的概率降低,解决了现有技术中FSK码元信号的宽度抖动后引起信号错误的问题。

Patent Agency Ranking