-
公开(公告)号:CN113689635A
公开(公告)日:2021-11-23
申请号:CN202110798342.2
申请日:2021-07-15
Applicant: 北京中电华大电子设计有限责任公司
IPC: G07G1/00
Abstract: 本发明公开了一种防止误触发的防拆电路结构及方法,包括供电电路模块、防拆检测电路模块、互补型防拆检测电路模块、防拆信号稳定电路模块、冗余判断电路模块、安全芯片。防拆检测电路输出信号和互补型防拆检测电路的输出信号同时进入防拆信号稳定电路,防拆信号稳定电路的输出信号到安全芯片相应的检测端口,同时,冗余判断电路输出的信号输出到安全芯片另一个端口。本发明设置了互补型防拆检测电路和防拆信号稳定电路,可以有效地防止防拆电路本身故障引起的误触发;结合冗余判断电路,在安全芯片端对接收到的触发信号进行冗余判断,可以有效地保障电路通路上触发信号的正确性和稳定性。
-
公开(公告)号:CN110688821A
公开(公告)日:2020-01-14
申请号:CN201910925904.8
申请日:2019-09-27
Applicant: 北京中电华大电子设计有限责任公司
IPC: G06F30/398 , G06F30/20
Abstract: 本发明涉及一种复杂算法的测试激励生成器及其控制方法,其包括:固定向量生成模块、随机向量生成模块、特殊向量生成模块、时序监测模块、验证方案输入接口模块、时序信号输入接口模块和测试激励输出接口模块;固定向量生成模块产生寄存器复位读写属性等激励,随机向量生成模块产生受约束的随机化激励;特殊向量生成模块产生无法采用SystemVerilog随机化命令生成的特殊激励;测试激励生成器通过验证方案输入接口模块获取控制信号,分别控制不同的向量生成模块生成相应的测试激励,通过测试激励输出接口模块输出测试激励;测试激励生成器通过来自时序信号输入接口模块获取控制信号,控制所输出的测试激励的加载及验证启动;时序监测模块通过时序信号输入接口模块监测复杂算法验证系统的状态信息。本发明适用于纯硬件或软硬协同实现的复杂算法的测试激励生成,可以有效提高复杂算法验证的质量和效率。
-