-
公开(公告)号:CN105264769A
公开(公告)日:2016-01-20
申请号:CN201480031862.9
申请日:2014-06-02
Applicant: 住友电气工业株式会社
Inventor: 大西政彦
CPC classification number: H03F1/3241 , H03F1/0216 , H03F1/3247 , H03F3/19 , H03F3/21 , H03F3/24 , H03F2200/451 , H03F2201/3209 , H03F2201/3215 , H03F2201/3224 , H03F2201/3233
Abstract: 有效地降低了从放大器的输出信号的宽频带中的失真。失真补偿装置包括:失真补偿处理部,被配置为基于放大器的第一放大器模型对到放大器的输入信号执行失真补偿处理,并且输出补偿信号;信号产生部,被配置为接收补偿信号以及第一数字监视信号,并且产生第二数字监视信号;以及估计部,被配置为基于补偿信号和第二数字监视信号来估计第一放大器模型。第一数字监视信号是通过使通过监视来自放大器的输出信号所获得的模拟监视信号经受模数转换所产生的信号。第一数字监视信号的监视频带比补偿信号的频带窄。第二数字监视信号的频带比第一数字监视信号的监视频带宽,并且第二数字监视信号的频带包括在模拟监视信号中所包含的信号分量之中的、通过对在监视频带之外的信号分量进行恢复所获得的信号分量。信号产生部基于补偿信号和第一数字监视信号,来恢复在模拟监视信号中所包含的信号分量之中的、在监视频带之外的信号分量。
-
公开(公告)号:CN102265508B
公开(公告)日:2014-04-16
申请号:CN200980152149.9
申请日:2009-10-19
Applicant: 住友电气工业株式会社
Inventor: 大西政彦
CPC classification number: H03F1/3247 , H03F1/3241 , H03F3/24 , H04B1/0475 , H04B2001/0425
Abstract: 一种失真补偿电路,即使在最大值的输入信号的出现频率低的状况下,通过实施模型的更新也能够实现高精度的失真补偿。DPD处理部(2)包括:逆模型推定部(22),基于输入HPA(6)的输入信号S1和来自HPA(6)的输出信号S10,推定与表示HPA(6)的输入输出特性的模型相对的逆模型;失真补偿部(26),通过将逆模型附加到输入信号S1来补偿输入输出特性的失真;及采样电路(20),对最近的规定时间内的信号S2、S10进行采样并输入到逆模型推定部(22),逆模型推定部(22)不管输入信号S1可取得的最大值是否包含在由采样电路(20)进行了采样的范围内都基于从采样电路(20)输入的S2、S10更新逆模型。
-
公开(公告)号:CN102265507B
公开(公告)日:2014-04-16
申请号:CN200980152108.X
申请日:2009-09-30
Applicant: 住友电气工业株式会社
Inventor: 大西政彦 , 米哈伊尔·伊拉里奥诺夫
CPC classification number: H03F1/3247 , H03F1/3258 , H03F3/24 , H03F2200/336 , H03F2200/451 , H03F2201/3212 , H03F2201/3233
Abstract: 一种高效地进行失真补偿的失真补偿电路。失真补偿电路(20)包括:采样存储部(21),存储放大器(4)的输入信号及输出信号;模型推定部(22),读出存储在采样存储部(21)的所述输入输出信号,推定表示放大器(4)的输入输出特性的模型,输出表示推定出的模型的系数;失真补偿部(23),基于所述系数进行放大器(4)的失真补偿。此外,失真补偿电路(20)还包括控制部(25),控制部(25)以如下方式控制所述存储部:使采样存储部(21)存储与规定时间对应的所述输入信号及所述输出信号,并且通过失真补偿部(23)基于由存储于所述存储部的所述输入输出信号得到的所述系数进行失真补偿后,再次存储用于得到新的系数的所述输入输出信号。
-
公开(公告)号:CN102844981A
公开(公告)日:2012-12-26
申请号:CN201080066081.5
申请日:2010-12-13
Applicant: 住友电气工业株式会社
Inventor: 大西政彦
CPC classification number: H03F1/32 , H03F1/02 , H03F1/0227 , H03F1/3247 , H03F3/189 , H03F3/24 , H03F2200/102 , H03F2200/15 , H03F2200/207 , H03F2201/3233
Abstract: 在包络追踪方案的放大器电路1中提供了:定时调整单元(1B),具有用于相对于输入对输出进行延迟的时间进行调整的有限数目的调整值,并且能够通过从调整值中进行选择来对到达放大器(100)的输入信号和电源电压之间的时间差进行调整;测试信号输出单元(108),能够以预定的周期重复发送出测试信号作为输入信号;以及调整值确定单元(109),在测试信号的每k(任意自然数)个周期将定时调整单元(1B)的调整值改变为不同值的同时,依次测量来自放大器(100)的m(小于或等于k的任意自然数)个周期中的输出功率,搜索m个周期中输出功率的总和(或平均值)最大的调整值,并且在定时调整单元(1B)上设定该调整值。
-
公开(公告)号:CN102714486A
公开(公告)日:2012-10-03
申请号:CN201080061458.8
申请日:2010-11-10
Applicant: 住友电气工业株式会社
Inventor: 大西政彦
CPC classification number: H03F3/24 , H03F1/02 , H03F1/0222 , H03F1/0244 , H03F1/3241 , H03F1/3294 , H03F3/189 , H03F2200/102 , H03F2200/321 , H03F2200/336 , H04L27/367
Abstract: 本发明公开了一种用于通过由数字滤波器进行的相位调整来在放大设备中适当地执行信号的定时调整的放大设备。该放大设备设置有:放大器;振幅-电压转换单元(12),其中,伴随对于在放大器中的操作所涉及的信号执行期望的处理,对该信号进行带加宽;以及定时调整单元(15a),用于通过由数字滤波器进行的相位调整来执行对给予放大器的信号的定时调整。定时调整单元(15a)在振幅-电压转换单元(12)对信号进行加宽之前的阶段执行信号的定时调整。
-
-
公开(公告)号:CN117678212A
公开(公告)日:2024-03-08
申请号:CN202280045331.X
申请日:2022-06-16
Applicant: 住友电气工业株式会社
Inventor: 大西政彦
IPC: H04L45/247 , H04L12/66
Abstract: 一种通信系统,具备:第一通信装置,通过经由第一基站的第一通信路径与网络连接;第二通信装置,通过经由第二基站的第二通信路径与所述网络连接;以及服务器,能够与所述第一通信装置及所述第二通信装置分别进行通信,所述第二通信装置将表示包括所述第二基站的所述第二通信路径的属性的属性信息向所述服务器发送,所述服务器基于接收到的所述属性信息,生成用于由所述第一通信装置设定通信路径的路径设定信息,所述第一通信装置基于由所述服务器生成的所述路径设定信息,设定经由所述第二通信装置及所述第二基站的冗余通信路径。
-
公开(公告)号:CN113472301A
公开(公告)日:2021-10-01
申请号:CN202110319584.9
申请日:2021-03-25
Applicant: 住友电气工业株式会社
IPC: H03F1/32
Abstract: 本发明涉及建模设备、计算方法和非暂时性计算机可读存储介质。提供一种建模设备,所述建模设备使用对放大器建模的放大器模型来进行计算,所述放大器的影响失真特性的内部状态是改变的,其中,所述放大器模型包括:多个计算模型,所述多个计算模型对处于不同内部状态的所述放大器进行建模;和组合器,所述组合器以与改变的所述内部状态相对应的组合比组合所述多个计算模型。
-
公开(公告)号:CN103270695B
公开(公告)日:2016-11-16
申请号:CN201180062522.9
申请日:2011-11-30
Applicant: 住友电气工业株式会社
Inventor: 大西政彦
CPC classification number: H03F1/3258 , H03F1/0222 , H03F1/3241 , H03F1/3247 , H03F3/189 , H03F3/24 , H03F3/245 , H03F2200/102 , H03F2200/105 , H03F2200/336 , H03F2200/408 , H03F2200/504 , H03F2201/3209 , H03F2201/3224
Abstract: 考虑到在放大器的除了输入至输出路径之外的信号路径中发生的记忆效应来执行失真补偿。一种放大器电路(1)包括:放大信号的放大器(2);根据包络的变化来改变放大器(2)的电源电压的可变电源(3);以及执行对于失真特性的补偿的失真补偿部(4)。失真补偿部(4)基于放大器模型来执行失真补偿,该放大器模型表示在从放大器(2)的信号输入端口(2a)至放大器(2)的信号输出端口(2b)的路径上发生的记忆效应以及在从放大器(2)的电源端口(2c)至放大器(2)的信号输出端口(2b)的路径上发生的记忆效应。
-
公开(公告)号:CN102265507A
公开(公告)日:2011-11-30
申请号:CN200980152108.X
申请日:2009-09-30
Applicant: 住友电气工业株式会社
Inventor: 大西政彦 , 米哈伊尔·伊拉里奥诺夫
CPC classification number: H03F1/3247 , H03F1/3258 , H03F3/24 , H03F2200/336 , H03F2200/451 , H03F2201/3212 , H03F2201/3233
Abstract: 一种高效地进行失真补偿的失真补偿电路。失真补偿电路(20)包括:采样存储部(21),存储放大器(4)的输入信号及输出信号;模型推定部(22),读出存储在采样存储部(21)的所述输入输出信号,推定表示放大器(4)的输入输出特性的模型,输出表示推定出的模型的系数;失真补偿部(23),基于所述系数进行放大器(4)的失真补偿。此外,失真补偿电路(20)还包括控制部(25),控制部(25)以如下方式控制所述存储部:使采样存储部(21)存储与规定时间对应的所述输入信号及所述输出信号,并且通过失真补偿部(23)基于由存储于所述存储部的所述输入输出信号得到的所述系数进行失真补偿后,再次存储用于得到新的系数的所述输入输出信号。
-
-
-
-
-
-
-
-
-