-
公开(公告)号:CN117014261A
公开(公告)日:2023-11-07
申请号:CN202311285429.5
申请日:2023-10-07
Applicant: 之江实验室
Abstract: 本发明公开了一种双极化信道估计实现方法和装置,属于无线通信和信号处理领域。包括:设计基于Golay互补序列的信道估计基础导频;基于信道估计基础导频以及相同长度的零导频,构建双极化信道估计导频,将其插入帧同步序列和待发送的有用数据之间,得到双极化发送信号并由发送端发出;接收端获取接收信号,将信道估计基础导频的主体部分作为本地序列,利用本地序列分别对两个极化方向的接收信号执行滑动相关计算,截取相应位置的滑动相关值计算双极化信道估计结果,得到两个极化方向的同极化响应和异极化响应。本发明提出的双极化信道估计方法具有低实现复杂度和优异性能,能为双极化通信的可靠性提供保障。
-
公开(公告)号:CN114845376B
公开(公告)日:2023-09-05
申请号:CN202210456771.6
申请日:2022-04-24
Abstract: 本发明公开了一种基于FPGA的高速并行定时同步方法,该方法根据基准点的位置信息,从输入移位寄存器中选择所需的采样点输入数据;再根据基准点分数间隔和相位量化精度,从查找表获取匹配滤波系数,且与采样点输入数据相乘相加,获得多路采样点输出信号;定时误差提取模块利用并行采样点输出信号计算定时误差,并获得定时误差均值;误差均值经过环路滤波器,得到定时误差调整信号;数控振荡器根据误差调整信号,进行基准采样点的相位累积,生成输入数据的位置信息和查找表的地址信号。本发明提出的方法,适用于高速传输的通信系统,能够灵活支持任意倍符号速率采样,可在保障优异定时同步性能的前提下,相对于传统方案节省大量逻辑资源。
-
公开(公告)号:CN114845376A
公开(公告)日:2022-08-02
申请号:CN202210456771.6
申请日:2022-04-24
Abstract: 本发明公开了一种基于FPGA的高速并行定时同步方法,该方法根据基准点的位置信息,从输入移位寄存器中选择所需的采样点输入数据;再根据基准点分数间隔和相位量化精度,从查找表获取匹配滤波系数,且与采样点输入数据相乘相加,获得多路采样点输出信号;定时误差提取模块利用并行采样点输出信号计算定时误差,并获得定时误差均值;误差均值经过环路滤波器,得到定时误差调整信号;数控振荡器根据误差调整信号,进行基准采样点的相位累积,生成输入数据的位置信息和查找表的地址信号。本发明提出的方法,适用于高速传输的通信系统,能够灵活支持任意倍符号速率采样,可在保障优异定时同步性能的前提下,相对于传统方案节省大量逻辑资源。
-
公开(公告)号:CN113315531B
公开(公告)日:2022-04-08
申请号:CN202110572937.6
申请日:2021-05-25
Applicant: 之江实验室
Abstract: 本发明公开了一种同时同频全双工信号接收方法,该方法包括:将发送基带信号作为自干扰参考信号,构建自干扰后对接收信号执行初级自干扰消除;将初级自干扰消除信号通过定时同步环路,由重采样a实现在有用信号最佳采样点的定时恢复,并将定时同步环路中的定时误差信号通过低通滤波后,控制重采样b1和重采样b2分别实现对自干扰参考信号和接收信号的最佳采样点恢复;利用重采样后的自干扰参考信号和接收信号执行联合自干扰消除与均衡,再通过信号解调完成对有用信号的接收。通过以上方法,可以显著增强同时同频全双工的自干扰消除能力,提升有用信号的接收性能。
-
-
-