用于SM2的快速安全硬件乘法器及其应用

    公开(公告)号:CN112099763B

    公开(公告)日:2024-03-12

    申请号:CN202010945337.5

    申请日:2020-09-10

    Abstract: 一种用于SM2的快速安全硬件乘法器及其应用,包括:乘加模块、模乘控制器、用于存放计算中间结果的寄存器堆和减法器,其中:乘加模块包含两个独立的乘加器,每个乘加器对64位操作数执行(c,z)=a+xy+b的运算,模乘控制器分别与乘加模块和寄存器堆相连并按时钟周期发送执行指令,乘加模块输出计算中间结果至寄存器堆,寄存器堆的输出端分别与乘加模块的输入端以及减法器的输入端相连以实现循环计算和结果输出,减法器的输出端与寄存器堆的输出端与对外接口相连以输出最终结果。本发明能够大幅度缩短Montgomery模乘运算延时的同时,针对算法中存在的侧信道攻击漏洞采取了有效的防护手段,使其在快速执行SM2底层运算的同时不会泄露隐私数据,具有快速、安全的特点。

    用于SM2的快速安全硬件乘法器及其应用

    公开(公告)号:CN112099763A

    公开(公告)日:2020-12-18

    申请号:CN202010945337.5

    申请日:2020-09-10

    Abstract: 一种用于SM2的快速安全硬件乘法器及其应用,包括:乘加模块、模乘控制器、用于存放计算中间结果的寄存器堆和减法器,其中:乘加模块包含两个独立的乘加器,每个乘加器对64位操作数执行(c,z)=a+xy+b的运算,模乘控制器分别与乘加模块和寄存器堆相连并按时钟周期发送执行指令,乘加模块输出计算中间结果至寄存器堆,寄存器堆的输出端分别与乘加模块的输入端以及减法器的输入端相连以实现循环计算和结果输出,减法器的输出端与寄存器堆的输出端与对外接口相连以输出最终结果。本发明能够大幅度缩短Montgomery模乘运算延时的同时,针对算法中存在的侧信道攻击漏洞采取了有效的防护手段,使其在快速执行SM2底层运算的同时不会泄露隐私数据,具有快速、安全的特点。

    快速实现SM2密码算法的协处理系统及方法

    公开(公告)号:CN112099762A

    公开(公告)日:2020-12-18

    申请号:CN202010945115.3

    申请日:2020-09-10

    Abstract: 一种快速实现SM2密码算法的硬件协处理器,包括:依次相连的接口逻辑单元、取指单元、译码单元、执行单元、数据存储单元以及与取指单元相连的程序存储单元。本发明具有通过自动执行程序存储单元中的指令序列完成SM2加密、解密、签名、验签的计算过程,与基于状态机的设计方法相比节省了硬件资源,并且执行期间不需要与主处理器通信,减少了总线上的数据传输带来的延时,指令序列还可以根据优化算法进行调整,具有面积小、速度快、灵活性高的特点。

    一种定制型的个性化3D打印仿真义指

    公开(公告)号:CN104546237A

    公开(公告)日:2015-04-29

    申请号:CN201510036118.4

    申请日:2015-01-23

    Abstract: 本发明公开了一种定制型的个性化3D打印仿真义指,包括以下步骤:信息采集及三维重建;种植体的打印;种植体的种植;仿真义指的三维重建;义指的安装。通过三维影像技术确定种植钉及制作出定制型生理仿真义指,满足患者在功能以及外观上的需要。原材料以及操作先进科学、简单实用,便于患指的安装,与口腔种植相比能够达到节约成本的目的。对患者创伤小,手术时间相对短,个体化治疗效果明显。

    一种定制型的一体化3D打印仿真义指

    公开(公告)号:CN104546236A

    公开(公告)日:2015-04-29

    申请号:CN201510035947.0

    申请日:2015-01-23

    Abstract: 本发明公开了一种定制型的一体化3D打印仿真义指,包括以下步骤:信息采集及三维重建;仿真义指的三维重建;义指的安装。通过三维影像技术确定口腔种植钉型号及打印出定制型生理仿真义指,满足患者在功能以及外观上的需要。完成手指的功能及美学修复效果,进而在全国推广应用,在满足广大一线患者治疗的同时,也为国家节省大量的医疗费用,因此具有很大的经济效益和社会效益。通过三维影像技术确定种植钉及制作出定制型生理仿真义指,满足患者在功能及外观上的需要。原材料以及操作先进科学、简单实用,便于患指的安装,能够达到节约成本的目的。

    快速实现SM2密码算法的协处理系统及方法

    公开(公告)号:CN112099762B

    公开(公告)日:2024-03-12

    申请号:CN202010945115.3

    申请日:2020-09-10

    Abstract: 一种快速实现SM2密码算法的硬件协处理器,包括:依次相连的接口逻辑单元、取指单元、译码单元、执行单元、数据存储单元以及与取指单元相连的程序存储单元。本发明具有通过自动执行程序存储单元中的指令序列完成SM2加密、解密、签名、验签的计算过程,与基于状态机的设计方法相比节省了硬件资源,并且执行期间不需要与主处理器通信,减少了总线上的数据传输带来的延时,指令序列还可以根据优化算法进行调整,具有面积小、速度快、灵活性高的特点。

Patent Agency Ranking