-
公开(公告)号:CN106027051B
公开(公告)日:2019-03-19
申请号:CN201610317639.1
申请日:2016-05-12
Applicant: 东南大学
IPC: H03M1/10
Abstract: 本发明公开了一种用于流水线模数转换器的后台校准电路及校准方法,电路主要包括若干比较器、选择器、译码器、校准信号计算模块、校准控制模块、错位相加模块等,利用比较器之间的微小失调和噪声干扰进行后台校准,通过本发明的校准方法,可以在数字域实现对第一级电路中误差的实时校准,无需伪随机数产生器。本发明能够有效抑制流水线模数转换器的电容失配、运放增益误差及非线性导致的误差等,具备降低流水线模数转换器的转换误差,提高信噪比,抑制谐波失真,结构简单,校准速度快等优点。
-
公开(公告)号:CN106257835B
公开(公告)日:2019-02-01
申请号:CN201610622753.5
申请日:2016-08-01
Applicant: 东南大学
IPC: H03K5/156
Abstract: 本发明公开了一种25%占空比时钟信号产生电路,可用于射频接收机中,亦可用于四相滤波电路中。本发明可利用频率为2fo的普通的50%占空比互补时钟信号,产生准确的频率为fo的25%占空比四相非交叠时钟信号。本发明利用了二分频后的时钟信号与原时钟信号间的延时,以及二者间的逻辑关系,原理较为简单可靠。输出四相时钟信号的间隔时间与占空比均只与原输入时钟信号有关,因此避免了模块间的相互影响,使本电路能可靠地以较低的动态功耗工作于较高频率下。
-
公开(公告)号:CN109274367A
公开(公告)日:2019-01-25
申请号:CN201811031298.7
申请日:2018-09-05
Applicant: 东南大学
IPC: H03L7/085
Abstract: 本发明公开了一种抗电荷泵失配对锁相环拉入范围造成限制的鉴相器,包括:第一与第二与非门、第一至第十反相器,其中第一与非门的第一输入端接参考时钟,其第二输入端连接第二与非门的输出端,及第二与非门的第一输入端连接第一与非门的输出端,且其第二输入端接反馈时钟;所述第一与非门的输出端分别连接第一、第三反相器的输入端,所述第一反相器与第二反相器相连,且第二反相器的输出端、第四反相器的输入端以及第五反相器的输出端相连于节点;第三反相器的输出端、第四反相器的输出端、第五反相器的输入端相连于节点DN;第二与非门的输出端分别连接第六及第八反相器的输入端。本发明不存在鉴相死区,可消除电荷泵失配对锁相环拉入范围限制。
-
公开(公告)号:CN108759846A
公开(公告)日:2018-11-06
申请号:CN201810527432.6
申请日:2018-05-29
Applicant: 东南大学
CPC classification number: G01C21/26 , G06N3/0454 , G06N3/0481 , G06N3/084
Abstract: 本发明公开了一种自适应扩展卡尔曼滤波噪声模型建立方法,包括:采集传感器数据,记录每次扩展卡尔曼滤波计算中观测值与预测值之间的差值与滤波计算后姿态中航向角的变化值,并计算观测值与预测值之间的差值与滤波计算后姿态中航向角的变化值之间的相关系数;根据观测值与预测值之间的差值与滤波计算后姿态中航向角的变化值之间的相关系数建立观测噪声模型;将噪声模型所需的参数作为神经网络的输入,将目标值作为神经网络对应的输出,进行神经网络模型训练,得到观测噪声模型的最优参数。提取外界环境影响与传感器数据之间的关系,并通过神经网络寻找最优模型参数,使外界环境对行走航迹推算的影响达到最小。
-
公开(公告)号:CN108471313A
公开(公告)日:2018-08-31
申请号:CN201810198357.3
申请日:2018-03-12
Applicant: 东南大学
Abstract: 本发明公开了一种基于数模混合信号的TIADC系统校准方法,包括:对通道间失调和增益失配进行校准,包括:对于失调和增益失配分别得到待校准通道输出和参考通道输出;采用LMS迭代算法分别收敛得到对于失调误差系数和增益失配系数的估算,及分别减去获得待校准通道的输出;对采样时刻失配进行校准,包括:先校准与参考通道相差相位的通道,计算出该通道时间误差,以计算出的互相关函数差值的平均值作为时间误差估计值,提取输入信号在电压域完成校准;利用改进的LMS迭代式,得出其余通道的采样时刻失配误差,及计算以进行补偿完成校准。本发明有效提高了TIADC的SNR、SFDR等系统动态指标,同时具备较低的计算复杂度和硬件开销,易于集成。
-
公开(公告)号:CN106059530B
公开(公告)日:2018-07-17
申请号:CN201610353408.6
申请日:2016-05-25
Applicant: 东南大学
IPC: H03H17/06
Abstract: 本发明公开了一种频率响应与系数量化位数弱相关的半带滤波器,包括前置滤波模块、多路选择器模块、加法器模块、乘法器模块和延迟功能模块,在保持半带滤波器传递函数不变的情况下,减小了半带滤波器频率响应对系数量化位数的依赖程度。本发明将半带滤波器拆分为两个子滤波器级联,其中一子滤波器的频率响应不依赖于系数,从而可降低整个半带滤波器频率响应对系数扰动的影响。与传统的实现结构相比,本发明实现相同的滤波器性能所需的系数量化位数较小,可降低滤波运算过程中的运算量,进而可以降低功率消耗、节省硬件资源、降低成本。
-
公开(公告)号:CN106100657B
公开(公告)日:2018-04-03
申请号:CN201610349016.2
申请日:2016-05-24
Applicant: 东南大学
IPC: H04B1/12
Abstract: 本发明公开了一种基于混叠滤波的可自动调节阻塞抑制率接收射频前端,其特征在于:包括低噪声跨导放大器、电流开关无源混频器、基于混叠滤波的跨阻放大器、阻塞检测和抑制率控制模块,其中,所述混叠滤波跨阻放大器为基于具有周期时变极点的一阶低通特性的传输函数,阻塞检测和抑制率控制模块包括低通滤波器、幅度检测电路和产生控制信号的逻辑电路。本发明具有可根据阻塞信号强弱自动调节阻塞抑制率,能够利用简单的电路结构实现多档位抑制率调节,避免因抑制率过高而产生不必要的功耗浪费,起到尽量降低功耗的作用,可作为关键部件用于抗阻塞无片外射频滤波器的无线接收机中。
-
公开(公告)号:CN105119604B
公开(公告)日:2018-04-03
申请号:CN201510604425.8
申请日:2015-09-21
Applicant: 东南大学
IPC: H03M1/54
Abstract: 本发明提出了一种应用于模数转换器采样的改进型自举开关电路,该电路适用于低电源电压的应用场合,采用两个电容来稳定自举开关管的栅源电压,当自举开关管关断保持时,两个电容并联充电,其中一个电容可充电至电源电压,另一个电容由于开关管的提前断开,最终充电电压距离电源电压会有一个阈值电压的损耗;自举开关管闭合采样时,两个电容串联接到自举开关管的栅极和源极之间,使自举开关管的栅源电压稳定在一个高于电源电压的电位,使自举开关管导通电阻更低,线性度提高,开关充电速度提升,驱动能力提高。
-
公开(公告)号:CN104917527B
公开(公告)日:2017-12-05
申请号:CN201510374237.0
申请日:2015-06-30
Applicant: 东南大学
Abstract: 本发明公开了一种应用于单端SAR ADC电容失配校准方法,可以校准SAR ADC的电容失配所引起的误差。该方法在模拟域只需要插入两对冗余电容,在数字域进行电容失配的补偿。其中含有两对冗余点电容的二进制电容DAC包括分段二进制电容DAC以及插入在分段电容MSB段最低位Cj的冗余电容Cjr+,Cjr‑,以及插入在LSB段中的冗余电容Cqr+,Cqr‑。冗余位计算模块将所插入的冗余位加入与其他正常位计算成N‑bit的有效输出。电容失配校准模块对输出结果进行电容失配的补偿。该校准方法在传统的SAR ADC结构中只加入了两对冗余电容,失配补偿的计算在数字域中进行,从而减小版图面积,以及模拟电路复杂度。
-
公开(公告)号:CN105119600B
公开(公告)日:2017-11-17
申请号:CN201510601133.9
申请日:2015-09-18
Applicant: 东南大学
Abstract: 本发明公开了一种使锁相环系统快速锁定的自动频带校准方法,AFC模块对VCO的频带进行校正,并且根据目标频点自动选择频带,实现锁相环的快速锁定。本发明采用闭环校正,控制分频器的分频比跳变,利用锁相环环路锁定Vctrl电压,依次得到每条频带的特征分频比,实现每条频带在实际电路中对应的特征频率的校正,并用寄存器保存特征分频比控制字。基于上述过程中锁存的特征分频比结果,正常工作状态下,外界给出目标频点所对应的分频比,自动推算出频点所处的频带,直接置频带编码,实现锁相环的快速锁定。本发明中提出的AFC算法仅需数目较小的寄存器就可记录、推算大量频点的校正数据,既节约资源又可实现锁相环的快速锁定。
-
-
-
-
-
-
-
-
-