一种任意波形发生器输出幅频响应校正方法

    公开(公告)号:CN114548169B

    公开(公告)日:2023-04-21

    申请号:CN202210156761.0

    申请日:2022-02-21

    Abstract: 本发明公开了一种任意波形发生器输出幅频响应校正方法,首先通过扫频法获取带宽内N个等间隔频点的幅度值,并且通过调整DAC参考电流/或者电压保证幅度值最低的频点仍能满足合成系统输出幅度的最大值,以便后续通过滤波器进行幅度校正;在调整后,再次测量这N个频点输出的幅度值,并根据测量值计算出合成系统的幅频响应,并推算出校正滤波器的幅频响应;最后,利用最大最小化设计方法,获得校正滤波器系数,实现全频带幅频校正,降低输出宽带信号的幅度失真。

    智能电表集成电路的无效模块识别方法

    公开(公告)号:CN115470448A

    公开(公告)日:2022-12-13

    申请号:CN202211019225.2

    申请日:2022-08-24

    Abstract: 本发明公开了一种智能电表集成电路的无效模块识别方法,获取智能电表集成电路的网表文件,先通过直接分析法得到旁路器件,然后用器件和网络节点对模拟电路进行建模得到器件‑节点矩阵,基于邻接矩阵计算得到器件的可达矩阵,最后分析可达矩阵输出全部孤立电路中的器件名,完成全部无效模块的识别。本发明通过分析智能电表集成电路,识别出集成电路中的旁路器件和孤立电路,为简化集成电路的故障注入提供依据,节约故障注入时间。

    一种基于Cordic算法的瞬时测频方法

    公开(公告)号:CN114184837A

    公开(公告)日:2022-03-15

    申请号:CN202111499788.1

    申请日:2021-12-09

    Abstract: 本发明公开了一种基于Cordic算法的瞬时测频方法,通过每一路信号与相邻信号的关系,对应差分信号的关系,构造差分等式,再借助FPGA中Cordic算法内核,快速求解差分算法的结果,然后利用信号的自相关性,对信号进行计算和补偿,最后利用采样特性,求解出信号频率。本发明巧妙利用数学变化和信号本身的特性,通过数学变化和内置核计算,大大减小了对大量数据源的依赖性。同时,本发明利用的是相邻信号的特性推导,减少了对周期性或标准性的依赖,可以支持单路和多路结构的瞬时频率测量。

    基于逆波兰算法的数字示波器数学运算处理方法

    公开(公告)号:CN111767004A

    公开(公告)日:2020-10-13

    申请号:CN202010610481.3

    申请日:2020-06-30

    Abstract: 本发明公开了一种基于逆波兰算法的数字示波器数学运算处理方法,该方法包括输入字符参数,生成运算表达式;对算术运算表达式进行中缀表达式向逆波兰式转换解析,并检测解析过程中表达式的合法性;逐元素对逆波兰形式表达式进行计算;将计算结果存储至对应的数学通道的数据缓冲区内;将运算结果显示于示波器屏幕上。本发明不仅能提供基本的运算方法,还可以使用户根据自身测试需求构造复杂运算表达式,并完成分析计算,满足更多的测量需求。

    一种信号采集系统的时频转换方法

    公开(公告)号:CN110674456A

    公开(公告)日:2020-01-10

    申请号:CN201910917405.4

    申请日:2019-09-26

    Abstract: 本发明公开了一种信号采集系统的时频转换方法,将包含M个点的输入序列转换成L行N列的矩阵,再将矩阵直接进行FFT转换,得到M个点的频谱值,然后新采集L个点的时域数据,按照采集时间从前到后的顺序依次放入现有第N列数据的右侧,即第N+1列,将矩阵的最左列数据舍弃,该新的第N列数据即为滑动后新增的时域数据,最后根据滑动前的频谱值重新计算当前N列时域数据的频谱值,其结果作为下一时刻的频域值,从而实现了时频转换。

    一种连续波无线电高度表测试装置

    公开(公告)号:CN106289316B

    公开(公告)日:2018-12-18

    申请号:CN201610554877.4

    申请日:2016-07-14

    Abstract: 本发明公开了一种连续波无线电高度表的检测装置,通过上位机软件设置模拟高度和显示测量结果,再利用中频测试回波模块以及射频模块的协调工作,复现出与连续波无线高度表发射信号波形特征一致的延迟回波信号,最后通过高度检测装置检测测量的精准度,具有简单易行,灵活性高,检测效果更全面等特点,其次,测试人员只需根据需求对上位机软件进行参数设置,并将高度表、检测装置以及PC机正确连接,高度表检测装置将自行完成检测任务,操作简单,使用方便,仅需简单的几个操作步骤,最大限度的降低人员操作的复杂程度和工作量,提高工作效率。

    一种可变分数倍采样率的选取方法

    公开(公告)号:CN108121396A

    公开(公告)日:2018-06-05

    申请号:CN201711375202.4

    申请日:2017-12-19

    CPC classification number: G06F1/022 H03M1/54

    Abstract: 本发明公开了一种可变分数倍采样率的选取方法,首先获取抗混叠时采样率和采样率转换倍数的取值范围,取值范围与输出波形的重复频率相关,然后,根据DDWS波形发生器的最大采样率与DDWS波形发生器输出波形的重复频率的比值,DDWS波形发生器中滤波器的截止频率与DDWS波形发生器的最大采样率、DDWS波形发生器输出波形的最高频率与DDWS波形发生器的最大采样率的关系,获取采样率转换倍数的具体值并得到采样率。使其在避免频谱混叠的前提下尽可能地减小采样率点数,以减少DDWS波形发生器的硬件工作量和所需的存储深度。本发明中的采样率是可以随着输出波形的频率发生改变的,与输出波形之间的联系更紧密,灵活性更强,且减小了仪器的硬件工作量。

    混合滤波器组DAC延迟和相位偏移的估计和补偿方法

    公开(公告)号:CN108011853A

    公开(公告)日:2018-05-08

    申请号:CN201711207283.7

    申请日:2017-11-27

    Abstract: 本发明公开了一种混合滤波器组DAC延迟和相位偏移的估计和补偿方法,通过将混合滤波器组DAC系统的最终输出信号进行采样,然后采样结果计算出混合滤波器组DAC系统的最终输出信号的自功率谱;同时根据其余的已知信号,计算出这些信号的自功率谱或它们之间的互功率谱;根据推导出的包含延迟和相位偏移的线性方程,采用‘三点法’、线性模块方程求解器以及拓展欧几里得方程,估计出延迟和相位偏移的值;最后将得到的估计值反馈到预失真模块,最终通过对通道二的输入信号进行预失真完成对延迟和相位偏移的补偿。

    一种可变分数倍采样率的选取方法

    公开(公告)号:CN107977043A

    公开(公告)日:2018-05-01

    申请号:CN201711376554.1

    申请日:2017-12-19

    CPC classification number: G06F1/022 H03M1/0629 H03M1/1245

    Abstract: 本发明公开了一种可变分数倍采样率的选取方法,首先获取抗混叠时采样率和采样率转换倍数的取值范围,取值范围与输出波形的重复频率相关,然后,根据DDWS波形发生器的最大采样率与DDWS波形发生器输出波形的重复频率的比值,DDWS波形发生器中滤波器的截止频率与DDWS波形发生器的最大采样率、DDWS波形发生器输出波形的最高频率与DDWS波形发生器的最大采样率的关系,获取采样率转换倍数的具体值并得到采样率。使其在避免频谱混叠的前提下尽可能地减小采样率点数,以减少DDWS波形发生器的硬件工作量和所需的存储深度。本发明中的采样率是可以随着输出波形的频率发生改变的,与输出波形之间的联系更紧密,灵活性更强,且减小了仪器的硬件工作量。

    一种基于多DAC并行结构的信号源的同步方法

    公开(公告)号:CN107104750A

    公开(公告)日:2017-08-29

    申请号:CN201710278751.3

    申请日:2017-04-25

    CPC classification number: H04L7/0008 H03M1/662 H04J3/0617 H04L7/0016

    Abstract: 本发明公开了一种基于多DAC并行结构的信号源的同步方法,通过将各个通道经采样时钟分频所得的数据时钟送到数据时钟鉴相模块,再任意取一个通道的数据时钟作为基准时钟,对该基准时钟做倍频得到一相关时钟,用该相关时钟的下降沿去采其余各个通道的数据时钟得到对应的相关信号,根据相关信号与相位差之间的推导公式,得到其余各个通道的数据时钟与基准数据时钟之间的相位差,将鉴相所得的相位差反馈到数据处理模块,在数据处理模块中通过相关运算,得到各个通道的波形数据之间的相对延迟,最后,基于所得的相对延迟,对各个通道数据产生模块输出的波形数据做超前或滞后处理,使得各个通道的波形数据同步,最终确保各个通道的输出波形同步。

Patent Agency Ranking