-
公开(公告)号:CN111788743A
公开(公告)日:2020-10-16
申请号:CN201880090479.9
申请日:2018-12-25
Applicant: 株式会社村田制作所
Abstract: 抑制天线模块的特性自期望的特性偏离的状况。本发明的一技术方案的天线模块(100)包括介电体基板(130)、第1天线元件(1111)、第1高频元件(190)以及第1散热构件(120)。第1天线元件(1111)形成于介电体基板(130)。第1高频元件(190)向第1天线元件(1111)供给电力。第1散热构件(120)将第1高频元件(190)的热向外部引导。介电体基板(130)、第1高频元件(190)以及第1散热构件(120)沿着作为介电体基板(130)的法线方向的Z轴方向依次层叠。第1散热构件(120)包含金属。第1位置(P11)处的第1宽度(W11)与在Z轴方向上与第1位置(P11)分开的第2位置(P12)处的第2宽度(W12)不同。
-
公开(公告)号:CN111742447A
公开(公告)日:2020-10-02
申请号:CN201980014493.5
申请日:2019-01-28
Applicant: 株式会社村田制作所
Abstract: 天线模块(100)具备天线元件(121)、配置天线元件(121)的电介质基板(150)以及具有第一表面和第二表面的柔性基板(160)。柔性基板(160)具有第一部分(165)、以第一表面为外侧的方式从第一部分(165)弯曲而成的弯曲部(166)以及从弯曲部(166)进一步延伸的平坦的第二部分(167)。电介质基板(150)配置于第二部分(167)处的第一表面。电介质基板(150)具有从电介质基板(150)与柔性基板(160)的接触面沿着第二部分(167)向第一部分(165)侧突出的突出部(152)。天线元件(121)的至少一部分配置于该突出部(152)。
-
公开(公告)号:CN111527646A
公开(公告)日:2020-08-11
申请号:CN201880084467.5
申请日:2018-10-25
Applicant: 株式会社村田制作所
Abstract: 改善天线阵列的隔离特性。在本发明的一实施方式的天线阵列(100)中,在从隔离元件(113)的第1法线方向观察的平面图中,隔离元件(113)形成于第1天线元件(111)与第2天线元件(112)之间。第1天线元件(111)与第1接地电极(190)之间的第1距离不同于隔离元件(113)与第1接地电极(190)之间的第2距离。第2天线元件(112)与第1接地电极(190)之间的第3距离不同于第2距离。在从第1天线元件(111)的第2法线方向观察的平面图中,隔离元件(113)与第1天线元件(111)分开。在从第2天线元件(112)的第3法线方向观察的平面图中,隔离元件(113)与第2天线元件(112)分开。
-
公开(公告)号:CN109845034B
公开(公告)日:2020-07-31
申请号:CN201780065121.6
申请日:2017-10-13
Applicant: 株式会社村田制作所
Abstract: 贴片天线(10)具备:形成于电介质层(20)的馈电导体图案(12);形成于电介质层(20)的地导体图案(14);以及形成于电介质层(20)的、不被设定为地电位的第一无馈电导体图案(11)和第二无馈电导体图案(13),其中,当在截面中观察时,依次配置有第一无馈电导体图案(11)、馈电导体图案(12)、第二无馈电导体图案(13)以及地导体图案(14),并且,当俯视观察时,第一无馈电导体图案(11)、馈电导体图案(12)、第二无馈电导体图案(13)以及地导体图案(14)相互重叠,由第一无馈电导体图案(11)的反相模式电流规定的谐振频率f1比由馈电导体图案(12)的同相模式电流规定的谐振频率f2高,由第二无馈电导体图案(13)的反相模式电流规定的谐振频率f3比谐振频率f2低。
-
公开(公告)号:CN111295800A
公开(公告)日:2020-06-16
申请号:CN201880070835.0
申请日:2018-08-20
Applicant: 株式会社村田制作所
Abstract: 天线装置(1)具备:电介质基板(4);辐射电极(10);向辐射电极(10)馈电的馈电电路(3);以及形成在将辐射电极(10)与馈电电路(3)连结的路径上的滤波电路(20),滤波电路(20)由进行级联连接的2个以上的电路构成,2个以上的电路中的各电路是HPF(21)和LPF(22)中的任一个,天线装置(1)不具有辐射电极(10)的谐振频率(fr),具有由辐射电极(10)和2个以上的电路中的各电路形成的、与辐射电极(10)的谐振频率(fr)不同的2个以上的谐振频率。
-
公开(公告)号:CN110945719A
公开(公告)日:2020-03-31
申请号:CN201880047950.6
申请日:2018-05-28
Applicant: 株式会社村田制作所
Abstract: 天线模块(1)具备:天线阵列(100),其具有周期性地配置于电介质基板(14)的多个辐射导体(11);以及RFIC(20),其设置于电介质基板(14),对由天线阵列(100)发送的发送信号或由天线阵列(100)接收的接收信号进行信号处理,其中,多个辐射导体(11)分别具有:发送用馈电点,其与RFIC(20)之间传递发送信号;以及接收用馈电点,其与RFIC(20)之间传递接收信号,在多个辐射导体(11)中的相邻的辐射导体(11)中,由发送用馈电点形成的极化波互不相同,并且,由接收用馈电点形成的极化波互不相同。
-
公开(公告)号:CN107210776B
公开(公告)日:2019-07-12
申请号:CN201680008379.8
申请日:2016-01-26
Applicant: 株式会社村田制作所
CPC classification number: H04W28/16 , H04B1/0057 , H04B1/525 , H04L5/001 , H04L5/0098 , H04W16/10 , H04W72/042 , H04W72/0453
Abstract: 本发明是应用了同时使用频率不同的多个频段的电波的载波聚合的基站的通信信道设定方法,或是进行与在频率不同的多个频段中同时进行收发的载波聚合所对应的通信信道的设定的基站装置,对第1频段的下行链路的频率信道或第2频段的下行链路的频率信道中的至少一方进行设定,使所述载波聚合中使用的多个频段中第1频段的上行链路频带的高次谐波频带与第2频段的下行链路频带不重叠。
-
公开(公告)号:CN107710607A
公开(公告)日:2018-02-16
申请号:CN201680037647.9
申请日:2016-06-29
Applicant: 株式会社村田制作所
CPC classification number: H01Q5/335 , H01Q1/243 , H01Q5/50 , H01Q9/0407 , H01Q9/42 , H03H7/0115 , H03H7/175 , H03H7/1766 , H03H7/1775 , H03H7/38 , H03H2001/0085 , H03H2007/386 , H04B1/04 , H04B1/0458 , H04B1/18
Abstract: 具有连接在供电端口(Pf)与天线端口(Pa)之间的第一电路(11),以及连接在供电端口(Pf)与接地之间或天线端口(Pa)与接地之间的第二电路(12)。第一电路(11)例如是串联连接了第一可变电容元件(C1)与第一电感器(L1)的电路,第二电路(12)例如是并联连接了第二可变电容(C2)与第二电感器(L2)的电路。开关(13)至少切换连接第二电路(12)的第二端(P22)与第一电路(11)的第一端(P11)之间的第一状态、以及连接第二电路(12)的第二端(P22)与第一电路(11)的第二端(P12)之间的第二状态。
-
公开(公告)号:CN107210776A
公开(公告)日:2017-09-26
申请号:CN201680008379.8
申请日:2016-01-26
Applicant: 株式会社村田制作所
CPC classification number: H04W28/16 , H04B1/0057 , H04B1/525 , H04L5/001 , H04L5/0098 , H04W16/10 , H04W72/042 , H04W72/0453
Abstract: 本发明是应用了同时使用频率不同的多个频段的电波的载波聚合的基站的通信信道设定方法,或是进行与在频率不同的多个频段中同时进行收发的载波聚合所对应的通信信道的设定的基站装置,对第1频段的下行链路的频率信道或第2频段的下行链路的频率信道中的至少一方进行设定,使所述载波聚合中使用的多个频段中第1频段的上行链路频带的高次谐波频带与第2频段的下行链路频带不重叠。
-
公开(公告)号:CN107078369A
公开(公告)日:2017-08-18
申请号:CN201580051476.0
申请日:2015-08-21
Applicant: 株式会社村田制作所
CPC classification number: H04B1/52 , H01P1/213 , H01P1/383 , H03H7/38 , H04B1/44 , H04B1/48 , H04B1/50 , H04W4/80
Abstract: 前端电路(101)包括环行器(10),该环行器(10)具有输入发送信号的第一端口(P1)、输入输出收发信号的第二端口(P2)、以及输出接收信号的第三端口(P3),环行器(10)的第二端口(P2)的阻抗被设定为与所述第一端口(P1)及第三端口(P3)的阻抗不同的值。由此,避免另行设计阻抗匹配电路所引起的窄频带化及损耗增大。
-
-
-
-
-
-
-
-
-