一种宽锁定范围的注入锁定分频器电路

    公开(公告)号:CN107124181A

    公开(公告)日:2017-09-01

    申请号:CN201710193235.0

    申请日:2017-03-28

    Applicant: 复旦大学

    Inventor: 李巍 徐媛媛

    CPC classification number: H03L7/18

    Abstract: 本发明属于射频无线接收机集成电路技术领域,具体为一种宽锁定范围的注入锁定分频器电路。该注入锁定分频器包括:片上电感电容谐振腔,负阻电路,信号注入电路(包括直接注入路径与尾电流注入路径),用于调节分频器自谐振频率的可调电感电路,两个用于隔离直接注入管与电感电容谐振腔电路、可调电感电路的隔离电感。本发明一方面,通过双注入的方式有效利用了前级VCO的差分输出信号,提高了注入能量和注入效率;另一方面,引入感值可调的等效电感电路调节注入锁定分频器的自谐振频率,避免了高频下Q值较低的可变电容的使用,进一步拓宽了注入锁定分频器的分频范围。相比已有的技术,本发明能够在保证功耗相当的情况下显著提高分频器的分频范围。

    一种高性能门控游标型时间数字转换器

    公开(公告)号:CN103795406B

    公开(公告)日:2017-02-15

    申请号:CN201410032385.X

    申请日:2014-01-23

    Applicant: 复旦大学

    Inventor: 李巍 高源培

    Abstract: 本发明属于集成电路技术领域,具体为一种高性能门控游标型时间数字转换器。其包括:相频检测器,用于检测两路输入信号的上升沿并比较频率;模式判决器,根据输入信号的幅度自动选择量化模式;量化单元先通过一位DSSA结构实现第一级量化,再由Vernier GRO对输入信号进行第二级量化;多相计数器,用来读取Vernier GRO的量化结果;环路锁定加速单元,记录出现在TDC死区中的输入信号上升沿的数目和类别,对TDC输出进行校准;评估逻辑电路,对多相计数器输出进行加和操作,并根据PFD输出频率比较结果对TDC的输出进行原补码的变换。本发明得到的时间数字转换器分辨率高、测量范围大且采样速率大。

    一种输入前馈式Delta-Sigma调制器

    公开(公告)号:CN106027060A

    公开(公告)日:2016-10-12

    申请号:CN201610338791.8

    申请日:2016-05-20

    Applicant: 复旦大学

    Inventor: 李巍 汪清勤

    CPC classification number: H03M3/344 H03M3/39

    Abstract: 本发明属于数据转换器集成电路技术领域,具体为输入前馈式Delta‑Sigma调制器。本发明调制器包含系统级和电路级两个部分。系统级部分,调制器以传统的调制器为原型,通过等价变换从环路滤波器分离出半周期延时并把它转移到直接输入路径和反馈路径,使直接输入路径的半周期延时与反馈环路的前馈模拟求和、量化以及动态元件匹配共享一个时钟相,从而放宽时序约束;在电路级部分,环路滤波器的第一个积分器利用超前采样电容、二次采样电容以及开关构建输入网络,通过倍压采样/电荷再分配实现对输入信号的采样和半周期延时,同时,通过二次采样电容进行反馈,使反馈路径保持固定不变,避免了量化噪声折叠。本发明调制器可以用来实现低功耗、高精度的模/数转换。

    一种实现混合基FFT末级重排序的映射迭代方法

    公开(公告)号:CN102708092B

    公开(公告)日:2016-01-20

    申请号:CN201210157944.0

    申请日:2012-05-21

    Applicant: 复旦大学

    Abstract: 本发明属数字集成电路与系统技术领域,具体涉及实现混合基FFT末级重排序的映射迭代方法。FFT的末级重排序模块是保证采用DIF-FFT情况下实现队列顺序输出的必要环节。以往对于这一问题的处理普遍采用bit-reversal方法,但其受限于输入点数必须满足 ,不具备一般性。本发明针对这一情况提出了基于映射迭代的方法,实现了对于输入点数是2的整数次幂时序列的自然顺序输出,对于任意输入点数满足是非零自然数的混合基的方式分解的FFT给出统一的重排序方法。

    基于信道分析的动态MIMO检测算法与检测器结构

    公开(公告)号:CN102055566B

    公开(公告)日:2015-05-13

    申请号:CN201110023426.5

    申请日:2011-01-21

    Applicant: 复旦大学

    Abstract: 本发明属于高速无线通信集成电路技术领域,具体为一种应用于MIMO无线通信系统中的动态信号检测算法与检测器结构。该检测算法在MIMO中根据各层的信道增益选择每层所需扩展的子节点数,信道增益大,则扩展节点数少,信道增益小,则扩展节点数多。根据MIMO系统中各层的信道增益选择每层所需扩展的子节点数,并用动态流水线的结构进行实现。它相比于传统的MIMO检测算法K-Best可节省30%~50%的节点扩展,硬件实现面积和功耗得到优化,更适用于移动无线通信。

    一种用于Gm-C滤波器的频率自调谐电路

    公开(公告)号:CN101867354B

    公开(公告)日:2014-05-21

    申请号:CN201010167541.5

    申请日:2010-05-06

    Applicant: 复旦大学

    Abstract: 本发明属于集成电路设计技术领域,具体为一种跨导电容(Gm-C)滤波器的频率自调谐电路。该电路基于自动锁幅原理,将滤波器中的跨导跟电容阵列单独拿出组成积分器,通过比较积分器输出与参考信号的幅度产生一数字控制位,控制计数器的计数,并通过计数器的输出码字调节积分器跟滤波器的电容阵列,使积分器的单位增益带宽与参考频率相同,同时调谐滤波器的截止频率,使之与参考频率相同。该方法简单,稳定,并且比传统方法有更宽的调谐范围,且用数字模块调谐功耗很低,并且不会影响滤波器的性能,具有很强的实用价值。

    一种低功耗注入锁定三倍频器

    公开(公告)号:CN103475310A

    公开(公告)日:2013-12-25

    申请号:CN201310428255.3

    申请日:2013-09-21

    Applicant: 复旦大学

    Inventor: 李巍 周自波

    Abstract: 本发明属于射频频率综合器集成电路技术领域,具体为一种低功耗注入锁定三倍频器电路。该电路包括谐波产生器和注入锁定振荡器。谐波产生器由一对NMOS管构成,偏置在弱反型区,输入基频信号f0产生最大效率的三次谐波信号3f0;注入锁定振荡器由一对交叉耦合晶体管、电感、可变电容、数字控制电容阵列和可调电流源组成,其工作频率在3f0附近。在自由振荡模式下,一对NMOS管栅极无输入信号,注入锁定振荡器偏置电流由可调电流源提供,输出自激振荡频率;在注入锁定模式下,一对NMOS管栅极有频率在f0附近的基频信号,使得注入锁定三倍频电路锁定在频率3f0,此时直流功耗非常低。该电路电源电压为0.8V,直流功耗仅为0.16mW。

    一种超宽带发射机及其设计方法

    公开(公告)号:CN101604984B

    公开(公告)日:2013-01-30

    申请号:CN200910052248.1

    申请日:2009-05-31

    Applicant: 复旦大学

    CPC classification number: Y02D70/40 Y02D70/44

    Abstract: 本发明涉及一种超宽带发射机及其设计方法,此发射机以电流作为信号的载体,采用零中频结构,由高采样率的IQ两路电流陀型数模转换器、IQ两路电流型低通重建滤波器、IQ两路电流型上混频器和可控增益射频放大器等模块构成。数模转换器将来自数字基带的信号转为相应的电流信号,经过低通滤波器重建出模拟基带信号,该信号直接进入电流型混频器完成调制和上混频,最后经过射频放大器放大并由天线发射出去;简化了结构,有利于提高系统的线性度,降低功耗。该机采用片内集成数模转换器设计,并通过各个模块之间的协同设计,在低电压和高频设计中具有很大的优势。

    基于FPGA的8位复杂指令集中央处理器

    公开(公告)号:CN102866982A

    公开(公告)日:2013-01-09

    申请号:CN201210340014.9

    申请日:2012-09-14

    Applicant: 复旦大学

    Abstract: 本发明属FPGA嵌入式系统技术领域,具体为一种基于FPGA的8位复杂指令集中央处理器。系统整个CPU核由以下基本部件组成:寄存器组、时序控制模块、数据通路模块;系统主时钟由片外晶振统一提供,后续模块所需的同步时钟也由该时钟经过分频、相移给出;时序控制模块负责对IP核的各子模块进行时序控制,确保读写数据不发生冲突;寄存器组对读、写数据进行暂存;数据通路模块负责硬件模块间数据流的走向控制及基本的运算操作。本发明采用状态机对指令系统进行统一的描述,令数据流的走向明确、清晰;同时,本发明涵盖了一款编译器,逐条汇编指令通过仿真验证,为硬件系统准确接收二进制码流提供了保证。

    兼容超宽带国际标准和中国标准的射频接收机模拟基带链路

    公开(公告)号:CN101908900B

    公开(公告)日:2013-01-02

    申请号:CN201010219093.9

    申请日:2010-07-07

    Applicant: 复旦大学

    Abstract: 本发明属于集成电路技术领域,具体为一种兼容超宽带国际标准和中国标准的射频接收机模拟基带链路。该发明由前置预放大器、可重构的低通滤波器与可编程增益放大器三个模块级联构成;前置预放大器与可编程增益放大器的带宽都很宽,以保证在两个标准的中频带宽范围内保持增益平坦;低通滤波器使用改进型Nauta跨导结构和DCCA阵列,实现滤波器截止频率的宽带可调(132MHz~264MHz),从而使模拟基带链路同时支持两种标准。本发明是国内首次提出兼容超宽带WimediaOFDM标准与超宽带中国标准的射频接收机模拟基带链路的解决方案。

Patent Agency Ranking