-
公开(公告)号:CN1248334A
公开(公告)日:2000-03-22
申请号:CN98802593.0
申请日:1998-12-08
Applicant: TDK株式会社
CPC classification number: G11C29/765 , G06F12/0246
Abstract: 本发明提供具有管理主计算机与闪速存储器的数据传送的存储器管理器的闪速存储器系统。存储器管理器具有在从上述主计算机提供给闪速存储器的逻辑地址与作为闪速存储器的实际地址的物理地址之间进行变换的地址变换表。而且,地址变换表具有规定为对应于闪速存储器的最小消除单位的结构。使用这样的结构,能够实现写入/读出时间延迟少,能够以高速进行动作,能够适宜地进行不良扇区和不良比特等的管理的闪速存储器系统。
-
公开(公告)号:CN1249585C
公开(公告)日:2006-04-05
申请号:CN98802593.0
申请日:1998-12-08
Applicant: TDK株式会社
CPC classification number: G11C29/765 , G06F12/0246
Abstract: 本发明提供具有管理主系统与闪速存储器的数据传送的存储器管理器的闪速存储器系统。存储器管理器具有在从上述主系统提供给闪速存储器的逻辑地址与作为闪速存储器的实际地址的物理地址之间进行变换的地址变换表。而且,地址变换表具有规定为对应于闪速存储器的最小消除单位的结构。使用这样的结构,能够实现写入/读出时间延迟少,能够以高速进行动作,能够适宜地进行不良扇区和不良比特等的管理的闪速存储器系统。
-
公开(公告)号:CN1248335A
公开(公告)日:2000-03-22
申请号:CN98802740.2
申请日:1998-12-08
Applicant: TDK株式会社
CPC classification number: G11C29/765 , G06F12/0292 , G06F2212/2022
Abstract: 本发明的闪速存储器系统具有管理主计算机与闪速存储器的数据传送的存储器管理器,上述存储器管理器把能够从主计算机访问闪速存储器的逻辑地址与作为闪速存储器的实际地址的物理地址相互进行交换,而且作为代码在上述闪速存储器中保存有内部信息的变化,在复位以后根据上述代码的信息把内部状态复原为复位前的状态。由此,能够实现可以减小写入/读出时间的延迟,可以比较简单地进行写入动作,可以以高速进行动作,可以适宜地进行不良扇区和不良比特等的管理的闪速存储器系统。
-
-