-
公开(公告)号:CN104753536A
公开(公告)日:2015-07-01
申请号:CN201410832040.2
申请日:2014-12-26
Applicant: 瑞萨电子株式会社
IPC: H03M1/12
CPC classification number: H03M1/0634 , H03M1/002 , H03M1/0617 , H03M1/1009 , H03M1/12 , H03M1/1215 , H03M1/1225
Abstract: 本发明涉及A/D转换器电路和半导体集成电路。模拟数字转换器电路具有简单的设计且能够防止表面积的增加和其它问题。用于将模拟输入信号转换为数值的模拟数字转换器电路包括将模拟输入信号转换为校正前的数字值的模拟数字转换器单元,以及用于数字地校正从模拟数字转换器单元输出的校正前数字值的校正器单元。校正器单元包括输出通过将为每个比特提供的权重系数与从A/D转换器单元输出的校正前数字值的每个比特相乘并将它们求和而获得的校正后数字值的权重系数乘法器单元,以及用于搜索权重系数以便最小化基于校正后数字值和校正后数字值的近似值而生成的误差信号的权重系数搜索单元。
-
公开(公告)号:CN104753536B
公开(公告)日:2019-05-07
申请号:CN201410832040.2
申请日:2014-12-26
Applicant: 瑞萨电子株式会社
IPC: H03M1/12
Abstract: 本发明涉及A/D转换器电路和半导体集成电路。模拟数字转换器电路具有简单的设计且能够防止表面积的增加和其它问题。用于将模拟输入信号转换为数值的模拟数字转换器电路包括将模拟输入信号转换为校正前的数字值的模拟数字转换器单元,以及用于数字地校正从模拟数字转换器单元输出的校正前数字值的校正器单元。校正器单元包括输出通过将为每个比特提供的权重系数与从A/D转换器单元输出的校正前数字值的每个比特相乘并将它们求和而获得的校正后数字值的权重系数乘法器单元,以及用于搜索权重系数以便最小化基于校正后数字值和校正后数字值的近似值而生成的误差信号的权重系数搜索单元。
-
公开(公告)号:CN104158543B
公开(公告)日:2018-12-28
申请号:CN201410198384.2
申请日:2014-05-13
Applicant: 瑞萨电子株式会社
IPC: H03M1/10
Abstract: 本发明涉及电子系统及其操作方法。为了在包括DA转换单元和AD转换单元的电子系统中补偿AD转换单元的非线性和DA转换单元的非线性,一种电子系统包括A/D转换单元、D/A转换单元、AD转换补偿单元、DA转换补偿单元以及校准单元。在校准操作期间,校准单元设置AD转换补偿单元的操作特性和DA转换补偿单元的操作特性。在校准操作期间设置的AD转换补偿单元的操作特性补偿A/D转换单元的AD转换的非线性。在校准操作期间设置的DA转换补偿单元的操作特性补偿D/A转换单元的DA转换的非线性。
-
公开(公告)号:CN103078639B
公开(公告)日:2017-05-31
申请号:CN201210410930.5
申请日:2012-10-25
Applicant: 瑞萨电子株式会社
CPC classification number: H03M1/1004 , H03M1/1009 , H04B1/1027
Abstract: 本发明涉及半导体器件及其调整方法。提供一种能够在接收操作期间,进行后台校准,而不会不利地影响接收特性的半导体器件。在接收操作期间,半导体器件检测当增益变化或者接收通道变化时,出现无线接收信号的时刻,并在检测到的时刻,进行后台校准。在这种情况下,当接收信号无效时,进行校准不会进一步降低接收精度。此外,只要在随机的时刻进行后台校准,就不会生成当每隔固定时间间隔进行后台校准时会出现的不必要信号分量。
-
公开(公告)号:CN103078639A
公开(公告)日:2013-05-01
申请号:CN201210410930.5
申请日:2012-10-25
Applicant: 瑞萨电子株式会社
CPC classification number: H03M1/1004 , H03M1/1009 , H04B1/1027
Abstract: 本发明涉及半导体器件及其调整方法。提供一种能够在接收操作期间,进行后台校准,而不会不利地影响接收特性的半导体器件。在接收操作期间,半导体器件检测当增益变化或者接收通道变化时,出现无线接收信号的时刻,并在检测到的时刻,进行后台校准。在这种情况下,当接收信号无效时,进行校准不会进一步降低接收精度。此外,只要在随机的时刻进行后台校准,就不会生成当每隔固定时间间隔进行后台校准时会出现的不必要信号分量。
-
公开(公告)号:CN104158543A
公开(公告)日:2014-11-19
申请号:CN201410198384.2
申请日:2014-05-13
Applicant: 瑞萨电子株式会社
IPC: H03M1/10
CPC classification number: H03M1/1033 , H03M1/002 , H03M1/1052 , H03M1/12 , H03M1/201 , H03M1/44 , H03M1/46 , H03M1/66 , H03M1/745
Abstract: 本发明涉及电子系统及其操作方法。为了在包括DA转换单元和AD转换单元的电子系统中补偿AD转换单元的非线性和DA转换单元的非线性,一种电子系统包括A/D转换单元、D/A转换单元、AD转换补偿单元、DA转换补偿单元以及校准单元。在校准操作期间,校准单元设置AD转换补偿单元的操作特性和DA转换补偿单元的操作特性。在校准操作期间设置的AD转换补偿单元的操作特性补偿A/D转换单元的AD转换的非线性。在校准操作期间设置的DA转换补偿单元的操作特性补偿D/A转换单元的DA转换的非线性。
-
-
-
-
-