-
公开(公告)号:CN102386100A
公开(公告)日:2012-03-21
申请号:CN201110259637.9
申请日:2011-08-30
IPC: H01L21/336 , H01L21/283
CPC classification number: H01L29/7813 , H01L21/30604 , H01L21/3065 , H01L29/1608 , H01L29/4236 , H01L29/66068
Abstract: 一种制造半导体器件的方法,包括:在衬底(1)上形成漂移层(2);在漂移层(2)上形成基极层(3);形成沟槽(6)以穿透所述基极层(3),并到达所述漂移层(2);修圆沟槽(6)的肩部角落和底部角落;利用有机膜(21)覆盖所述沟槽(6)的内壁;向基极层(3)的表面部分注入杂质;通过激活所注入的杂质来形成源极区(4);以及在形成所述源极区(4)之后去除所述有机膜(21)。衬底(1)、漂移层(2)、基极层(3)和源极区(4)由碳化硅制成,在沟槽(6)被有机膜(21)覆盖的情况下执行杂质的注入和激活。
-
公开(公告)号:CN105593996A
公开(公告)日:2016-05-18
申请号:CN201480054234.2
申请日:2014-09-15
CPC classification number: H01L29/7813 , H01L29/0623 , H01L29/063 , H01L29/086 , H01L29/0878 , H01L29/1095 , H01L29/1608 , H01L29/167 , H01L29/66068
Abstract: 碳化硅半导体装置,具有衬底(1)、漂移层(2)、电流分散层(3)、基体区域(4)、源区(5)、沟槽(7)、栅绝缘膜(8)、栅电极(9)、源电极(12)、漏电极(14)和底层(10)。上述电流分散层形成在上述漂移层之上,并且,与上述漂移层相比第1导电型杂质浓度较高。上述底层具有第2导电型,配置在比上述基体区域靠下方,将上述沟槽的底部的角部包含在内而覆盖上述沟槽的底部,并被设置为上述电流分散层以上的深度。
-
公开(公告)号:CN105593996B
公开(公告)日:2019-01-08
申请号:CN201480054234.2
申请日:2014-09-15
Abstract: 碳化硅半导体装置,具有衬底(1)、漂移层(2)、电流分散层(3)、基体区域(4)、源区(5)、沟槽(7)、栅绝缘膜(8)、栅电极(9)、源电极(12)、漏电极(14)和底层(10)。上述电流分散层形成在上述漂移层之上,并且,与上述漂移层相比第1导电型杂质浓度较高。上述底层具有第2导电型,配置在比上述基体区域靠下方,将上述沟槽的底部的角部包含在内而覆盖上述沟槽的底部,并被设置为上述电流分散层以上的深度。
-
公开(公告)号:CN102386100B
公开(公告)日:2014-07-09
申请号:CN201110259637.9
申请日:2011-08-30
IPC: H01L21/336 , H01L21/283
CPC classification number: H01L29/7813 , H01L21/30604 , H01L21/3065 , H01L29/1608 , H01L29/4236 , H01L29/66068
Abstract: 一种制造半导体器件的方法,包括:在衬底(1)上形成漂移层(2);在漂移层(2)上形成基极层(3);形成沟槽(6)以穿透所述基极层(3),并到达所述漂移层(2);修圆沟槽(6)的肩部角落和底部角落;利用有机膜(21)覆盖所述沟槽(6)的内壁;向基极层(3)的表面部分注入杂质;通过激活所注入的杂质来形成源极区(4);以及在形成所述源极区(4)之后去除所述有机膜(21)。衬底(1)、漂移层(2)、基极层(3)和源极区(4)由碳化硅制成,在沟槽(6)被有机膜(21)覆盖的情况下执行杂质的注入和激活。
-
-
-