模拟装置和设计半导体集成电路的方法

    公开(公告)号:CN1680944A

    公开(公告)日:2005-10-12

    申请号:CN200510074124.5

    申请日:2005-02-25

    CPC classification number: G06F17/5022

    Abstract: 实现了一种能够以比RT级高的抽象度和高的速度测量功耗的半导体集成电路的模拟装置,使得通过采用模拟结果可以执行低功耗设计操作。当由状态控制模块模型、计算模块模型和存储器模型布置设计主题电路的循环基础模型时,在计算模块模型中,制作了算法描述;对于单元时钟中要处理的计算而短路诸如硬件的管线的细节结构;以及在状态控制模块模型的等待状态中吸收时序偏移(timing shift),使得可以实现高速模拟。由于将面积和布线电容的这种信息加到模拟模型的活化率测量上,所以可以测量功耗。基于该测量结果进行功能模块的优先布置/布线操作,然后重复进行模拟,以执行最佳布置/布线操作,从而可以实现低功耗设计。

    模拟装置和设计半导体集成电路的方法

    公开(公告)号:CN100461187C

    公开(公告)日:2009-02-11

    申请号:CN200510074124.5

    申请日:2005-02-25

    CPC classification number: G06F17/5022

    Abstract: 实现了一种能够以比RT级高的抽象度和高的速度测量功耗的半导体集成电路的模拟装置,使得通过采用模拟结果可以执行低功耗设计操作。当由状态控制模块模型、计算模块模型和存储器模型布置设计主题电路的循环基础模型时,在计算模块模型中,制作了算法描述;对于单元时钟中要处理的计算而短路诸如硬件的管线的细节结构;以及在状态控制模块模型的等待状态中吸收时序偏移(timing shift),使得可以实现高速模拟。由于将面积和布线电容的这种信息加到模拟模型的活化率测量上,所以可以测量功耗。基于该测量结果进行功能模块的优先布置/布线操作,然后重复进行模拟,以执行最佳布置/布线操作,从而可以实现低功耗设计。

    Turbo解码装置
    3.
    发明授权

    公开(公告)号:CN100350751C

    公开(公告)日:2007-11-21

    申请号:CN200410049395.0

    申请日:2004-06-09

    Inventor: 桑原佑治

    CPC classification number: H03M13/3927 H03M13/27 H03M13/296 H03M13/2978

    Abstract: 为了通过使两个软输出解码器的并发操作成为可能以缩短turbo码的解码处理所需要的时间而不增加解码器的操作频率,本发明提供软输出解码器(101,102),用于输出可靠性信息似然性;交织器(103,105),用于交织传输信息以提供至软输出解码器;交织器(104,106),用于交织可靠性信息似然性以提供至软输出解码器;以及去交织器(107,108),用于去交织所述可靠性信息似然性以提供至软输出解码器。由于这些元件被构造为具有相同结构的两个电路,并且在turbo码的迭代解码处理中的第二次及以后的迭代解码处理中并发地操作两个软输出解码器,因此第二次及以后的解码处理所需的处理时间可以减少一半。

    Turbo解码装置
    4.
    发明公开

    公开(公告)号:CN1574652A

    公开(公告)日:2005-02-02

    申请号:CN200410049395.0

    申请日:2004-06-09

    Inventor: 桑原佑治

    CPC classification number: H03M13/3927 H03M13/27 H03M13/296 H03M13/2978

    Abstract: 为了通过使两个软输出解码器的并发操作成为可能以缩短turbo码的解码处理所需要的时间而不增加解码器的操作频率,本发明提供软输出解码器(101,102),用于输出可靠性信息似然性;交织器(103,105),用于交织传输信息以提供至软输出解码器;交织器(104,106),用于交织可靠性信息似然性以提供至软输出解码器;以及去交织器(107,108),用于去交织所述可靠性信息似然性以提供至软输出解码器。由于这些元件被构造为具有相同结构的两个电路,并且在turbo码的迭代解码处理中的第二次及以后的迭代解码处理中并发地操作两个软输出解码器,因此第二次及以后的解码处理所需的处理时间可以减少一半。

    缓冲控制器和无线电通信终端

    公开(公告)号:CN102282828A

    公开(公告)日:2011-12-14

    申请号:CN200980154689.0

    申请日:2009-06-16

    Inventor: 桑原佑治

    Abstract: 提供了能够吸收波动的缓冲控制器和无线电通信终端。在包括用于经由网络而接收数据的接收单元的通信终端中提供的缓冲控制器,配备有:第一数据处理单元,其包括第一缓冲器,所述第一缓冲器用于保持数据以便以正确的顺序重新排列所述接收单元接收的数据,并且所述第一数据处理单元执行以正确的顺序重新排列保持在所述第一缓冲器中的数据的处理;第二数据处理单元,其包括第二缓冲器,所述第二缓冲器用于缓冲由所述第一数据处理单元处理的数据,并且所述第二数据处理单元执行根据预定输出速率输出由所述第二缓冲器缓冲的数据的处理;以及控制单元,用于根据保持在所述第一缓冲器中的数据量,至少控制所述第二缓冲器的容量。

    处理器系统
    6.
    发明公开

    公开(公告)号:CN101135928A

    公开(公告)日:2008-03-05

    申请号:CN200710148549.5

    申请日:2007-08-29

    Inventor: 桑原佑治

    Abstract: 处理器系统,包括具有内部存储器的处理器、外部存储器和控制处理器和外部存储器所连接的总线的总线控制器。该处理器系统包括:测量单元,用于测量处理器的指令执行率;时钟控制器,用于分别向处理器、外部存储器以及总线控制器提供具有与该测量单元测量的指令执行率对应的时钟频率的时钟信号;和电压控制器,用于根据提供给处理器、外部存储器和总线控制器的时钟信号的相应时钟频率来控制提供给处理器、外部存储器和总线控制器的源电压或阈值电压。

Patent Agency Ranking