基于FPGA对高速数据进行安全存储和读取的方法及设备

    公开(公告)号:CN119358049B

    公开(公告)日:2025-03-25

    申请号:CN202411909111.4

    申请日:2024-12-23

    Abstract: 本申请提供一种基于FPGA对高速数据进行安全存储和读取的方法及设备。本申请通过在电子设备中部署的MCU,根据第二FPGA获得的外部接口接收到的N种类型用户侧数据的数据写入速率,为每一类型用户侧数据分配外部接口与第二FPGA之间的至少一条数据传输通道,以由第二FPGA通过该类型用户侧数据对应的至少一条数据传输通道接收外部接口传来的该类型用户侧数据,将N种类型的用户侧数据暂存在第一存储介质中,并通过第一FPGA对第一存储介质中存储的用户侧数据进行加密,进一步通过第二FPGA将加密后的用户侧数据发送至电子设备的存储阵列中进行存储,提高了数据传输速率以及数据传输的安全性。

    基于FPGA对高速数据进行安全存储和读取的方法及设备

    公开(公告)号:CN119358049A

    公开(公告)日:2025-01-24

    申请号:CN202411909111.4

    申请日:2024-12-23

    Abstract: 本申请提供一种基于FPGA对高速数据进行安全存储和读取的方法及设备。本申请通过在电子设备中部署的MCU,根据第二FPGA获得的外部接口接收到的N种类型用户侧数据的数据写入速率,为每一类型用户侧数据分配外部接口与第二FPGA之间的至少一条数据传输通道,以由第二FPGA通过该类型用户侧数据对应的至少一条数据传输通道接收外部接口传来的该类型用户侧数据,将N种类型的用户侧数据暂存在第一存储介质中,并通过第一FPGA对第一存储介质中存储的用户侧数据进行加密,进一步通过第二FPGA将加密后的用户侧数据发送至电子设备的存储阵列中进行存储,提高了数据传输速率以及数据传输的安全性。

Patent Agency Ranking