-
公开(公告)号:CN101572552B
公开(公告)日:2012-07-18
申请号:CN200910072250.5
申请日:2009-06-11
Applicant: 哈尔滨工业大学
Abstract: 基于内容可寻址存储器的高速无损数据压缩系统,涉及到硬件系统的数据压缩技术领域。它解决了已有技术中压缩速率低、耗费硬件芯片内有限RAM资源多、查找周期不定等问题,以及采用哈希表地址模块实现字典查找存在的地址冲突的问题。本发明包括时钟模块、输入数据缓存模块、字典模块、LZW算法核心模块和输出编码模块,其中字典模块由FPGA内部的CAM构造,所述CAM的位宽为17位,深度为512;并且所述CAM中存储体的地址对应LZW算法核心模块中的LZW算法的代码,所述存储体由比较器和触发器组成,触发器用于存储数据,比较器用于将输入数据与触发器中的数据进行比较并输出匹配信号。本发明的数据压缩系统实现了基于FPGA的高速无损数据压缩,扩大了适用范围。
-
公开(公告)号:CN101572552A
公开(公告)日:2009-11-04
申请号:CN200910072250.5
申请日:2009-06-11
Applicant: 哈尔滨工业大学
Abstract: 基于内容可寻址存储器的高速无损数据压缩系统,涉及到硬件系统的数据压缩技术领域。它解决了已有技术中压缩速率低、耗费硬件芯片内有限RAM资源多、查找周期不定等问题,以及采用哈希表地址模块实现字典查找存在的地址冲突的问题。本发明包括时钟模块、输入数据缓存模块、字典模块、LZW算法核心模块和输出编码模块,其中字典模块由FPGA内部的CAM构造,所述CAM的位宽为17位,深度为512;并且所述CAM中存储体的地址对应LZW算法核心模块中的LZW算法的代码,所述存储体由比较器和触发器组成,触发器用于存储数据,比较器用于将输入数据与触发器中的数据进行比较并输出匹配信号。本发明的数据压缩系统实现了基于FPGA的高速无损数据压缩,扩大了适用范围。
-