-
公开(公告)号:CN113114259A
公开(公告)日:2021-07-13
申请号:CN202110504208.7
申请日:2021-05-10
Applicant: 南京邮电大学 , 南京邮电大学南通研究院有限公司
IPC: H03M1/50
Abstract: 本发明公开了一种基于可调增益时间放大器的时间‑数字转换器,属于数模混合集成电路技术领域。包括粗级时间‑数字转换器CTDC、时间放大器TA和细级时间‑数字转换器FTDC;所述粗级时间‑数字转换器CTDC的两个输入端分别外接输入START和STOP信号;所述时间放大器TA包括误差提取电路、数字模块、脉冲提取电路和误差求和电路,所述误差提取电路用于将START信号和STOP信号的相位差提取出来;所述脉冲提取电路用于提取脉冲,所述误差求和电路用于将并行的误差信号合并成串行的。本发明能够并行提取多个误差信息,而不是对于单个误差的放大,线性度高;同时,在提取误差和误差求和时,简化了对误差信号的处理过程,防止在处理过程中引入新的误差,确保了放大时的精确度。
-
公开(公告)号:CN112445121A
公开(公告)日:2021-03-05
申请号:CN202110133385.9
申请日:2021-02-01
Applicant: 南京邮电大学
IPC: G04F10/00
Abstract: 本发明涉及一种时间寄存器及用于时间‑数字转换器的时域运算电路,采用基于延迟链结构的时间寄存器完成对输入时间信号的保存,解决了大量程与实现芯片低功耗以及控制芯片面积的矛盾,同时提高了时间寄存器工作时的稳定性以及抗噪声性能,并采用时间寄存器的不同连接方式组成时域运算电路,为后级时间‑数字转换器(TDC)提供输入信号,完成对时间信号的保存、相加、相减、积分功能,提高了对时间信号的处理效率。
-
公开(公告)号:CN112445121B
公开(公告)日:2021-04-16
申请号:CN202110133385.9
申请日:2021-02-01
Applicant: 南京邮电大学
IPC: G04F10/00
Abstract: 本发明涉及一种时间寄存器及用于时间‑数字转换器的时域运算电路,采用基于延迟链结构的时间寄存器完成对输入时间信号的保存,解决了大量程与实现芯片低功耗以及控制芯片面积的矛盾,同时提高了时间寄存器工作时的稳定性以及抗噪声性能,并采用时间寄存器的不同连接方式组成时域运算电路,为后级时间‑数字转换器(TDC)提供输入信号,完成对时间信号的保存、相加、相减、积分功能,提高了对时间信号的处理效率。
-
-