-
公开(公告)号:CN113779320B
公开(公告)日:2024-02-27
申请号:CN202110947466.2
申请日:2021-08-18
Applicant: 北京计算机技术及应用研究所
IPC: G06F16/901 , G06F16/9032 , G06F16/23
Abstract: 本发明涉及一种表项存储地址冲突的解决方法,涉及数据通信技术领域。本发明在配置新增表项时,先用表项关键字缩位计算表项地址,如果地址空闲,直接将表项写入该地址;如果地址被占用,则可能发生了地址冲突,此时读取存储器中表项内容,判断表项内容中的关键字缩位计算得到的地址,是否是表项当前存放的地址,如果是,则判定发生地址冲突,将新增表项通过链表的方式链接到存储器中;如果表项内容中的关键字缩位计算得到的地址,与该表项地址不一致,则将新增表项写入该地址,而将原表项移到另一空闲地址,然后更新原表项链表中“下一个表项地址”字段。本发明既不增加表项存储空间,又能解决表项存储地址冲突问题,同时还能维持较好的处理性能。
-
公开(公告)号:CN113346978B
公开(公告)日:2022-07-12
申请号:CN202110563176.8
申请日:2021-05-24
Applicant: 北京计算机技术及应用研究所
Abstract: 本发明涉及一种异步串行LVDS高速稳定传输系统及方法,涉及数据传输技术领域。本发明在发送端对数据流用多项式进行加扰操作,使数据更具有随机性,对数据流用8b/10b编码,保证传输过程中0和1的平衡,通过控制字动态调整接收数据延迟和相位,能够保证接收数据的时序正确性,从而能够保证接收端采样数据的稳定性,利用本发明的异步串行LVDS高速稳定传输系统实现的LVDS接口链路速度最高达1.25G/s。
-
公开(公告)号:CN113779320A
公开(公告)日:2021-12-10
申请号:CN202110947466.2
申请日:2021-08-18
Applicant: 北京计算机技术及应用研究所
IPC: G06F16/901 , G06F16/9032 , G06F16/23
Abstract: 本发明涉及一种表项存储地址冲突的解决方法,涉及数据通信技术领域。本发明在配置新增表项时,先用表项关键字缩位计算表项地址,如果地址空闲,直接将表项写入该地址;如果地址被占用,则可能发生了地址冲突,此时读取存储器中表项内容,判断表项内容中的关键字缩位计算得到的地址,是否是表项当前存放的地址,如果是,则判定发生地址冲突,将新增表项通过链表的方式链接到存储器中;如果表项内容中的关键字缩位计算得到的地址,与该表项地址不一致,则将新增表项写入该地址,而将原表项移到另一空闲地址,然后更新原表项链表中“下一个表项地址”字段。本发明既不增加表项存储空间,又能解决表项存储地址冲突问题,同时还能维持较好的处理性能。
-
公开(公告)号:CN113726605A
公开(公告)日:2021-11-30
申请号:CN202111002001.6
申请日:2021-08-30
Applicant: 北京计算机技术及应用研究所
IPC: H04L12/26 , H04L12/823
Abstract: 本发明涉及一种快速丢弃错误报文的装置及方法,涉及网络通信技术领域。本发明采用的方法,既不增加表项存储空间,又能解决表项存储地址冲突问题,同时还能维持较好的处理性能。
-
公开(公告)号:CN113346978A
公开(公告)日:2021-09-03
申请号:CN202110563176.8
申请日:2021-05-24
Applicant: 北京计算机技术及应用研究所
Abstract: 本发明涉及一种异步串行LVDS高速稳定传输系统及方法,涉及数据传输技术领域。本发明在发送端对数据流用多项式进行加扰操作,使数据更具有随机性,对数据流用8b/10b编码,保证传输过程中0和1的平衡,通过控制字动态调整接收数据延迟和相位,能够保证接收数据的时序正确性,从而能够保证接收端采样数据的稳定性,利用本发明的异步串行LVDS高速稳定传输系统实现的LVDS接口链路速度最高达1.25G/s。
-
-
-
-