-
公开(公告)号:CN114826813B
公开(公告)日:2024-07-19
申请号:CN202210290211.8
申请日:2022-03-23
Applicant: 北京全路通信信号研究设计院集团有限公司 , 中国铁路通信信号股份有限公司
Abstract: 本发明提供一种多路数据可靠传输的设备、系统及方法,设备包括:网卡模块和总线接口;所述总线接口用于连接上位机;所述网卡模块用于通过一个或多个网络端口连接其他设备。能够实现通信结点的级联,大大提高了冗余结构的可扩展性、灵活性和传输效率。
-
公开(公告)号:CN117240674B
公开(公告)日:2024-02-09
申请号:CN202311510132.4
申请日:2023-11-14
Applicant: 北京全路通信信号研究设计院集团有限公司
Abstract: 本发明涉及列车通信技术领域,特别涉及一种FSK解调码元宽度调整方法及装置。对FSK解调后的码元进行采样;对每次采样的数据持续时间同时进行计时;在采样发现码元跳变时,根据当前持续时间进行分段判断是否需要扩宽以及扩宽方式,并延时后输出扩宽结果。本发明把小于1比特位宽的、形状不好的波形向理想码元形状进行整形。本发明扩宽偏窄信号,使得生成时钟时出现错误的概率降低,解决了现有技术中FSK码元信号的宽度抖动后引起信号错误的问题。
-
公开(公告)号:CN114826813A
公开(公告)日:2022-07-29
申请号:CN202210290211.8
申请日:2022-03-23
Applicant: 北京全路通信信号研究设计院集团有限公司 , 中国铁路通信信号股份有限公司
Abstract: 本发明提供一种多路数据可靠传输的设备、系统及方法,设备包括:网卡模块和总线接口;所述总线接口用于连接上位机;所述网卡模块用于通过一个或多个网络端口连接其他设备。能够实现通信结点的级联,大大提高了冗余结构的可扩展性、灵活性和传输效率。
-
公开(公告)号:CN118054933A
公开(公告)日:2024-05-17
申请号:CN202410018747.3
申请日:2024-01-05
Applicant: 北京全路通信信号研究设计院集团有限公司
Abstract: 本发明属于密码算法验证技术领域,公开一种基于UVM的水平复用平台及其构建方法,其中构建方法包括:调用UVM中的序列发生组件、驱动组件、监控组件、参考模型组件和计分板组件构建水平复用平台;对水平复用平台进行参数化验证,对水平复用平台内部对象重复利用;在水平复用平台中,对多个测试平台中不相同的部分进行封装,相同的部分封装为完整的验证环境;定义水平复用平台中采用工厂机制替换验证环境中的实例或者已经注册的类型,并进行实例创建;定义水平复用平台采用层次化序列。本发明搭建出高质量的可复用验证平台,提高UVM代码的复用水平,避免重复的开发工作,可以大大提高验证平台的搭建效率。
-
公开(公告)号:CN114036013A
公开(公告)日:2022-02-11
申请号:CN202111233476.6
申请日:2021-10-22
Applicant: 北京全路通信信号研究设计院集团有限公司
Abstract: 本发明公开了一种基于UVM的应答器芯片多模块同步验证平台和验证方法,考虑到了应答器芯片工作过程中多个模块之间的联动,将应答器芯片的写码模块、读码模块和有源模块同时例化为待测设计DUT进行仿真验证,更加符合应答器芯片各个模块之间的相互配合运行关系,可以做到对实际环境的更贴近的仿真。把三个模块当成一个整体进行验证,相比于单独模块进行验证,把部分外部接口变成内部接口信号,减少了需要施加接口激励的数量,同时模块间信号配合更加密切,需要一个模块对另一个模块的配合输出,调试的时候需要联合观察信号,体现了应答器三个模块的协调一致工作;能够同时验证多个应答器芯片中的功能模块,能够提高应答器芯片的验证效率。
-
公开(公告)号:CN114036013B
公开(公告)日:2024-09-03
申请号:CN202111233476.6
申请日:2021-10-22
Applicant: 北京全路通信信号研究设计院集团有限公司
Abstract: 本发明公开了一种基于UVM的应答器芯片多模块同步验证平台和验证方法,考虑到了应答器芯片工作过程中多个模块之间的联动,将应答器芯片的写码模块、读码模块和有源模块同时例化为待测设计DUT进行仿真验证,更加符合应答器芯片各个模块之间的相互配合运行关系,可以做到对实际环境的更贴近的仿真。把三个模块当成一个整体进行验证,相比于单独模块进行验证,把部分外部接口变成内部接口信号,减少了需要施加接口激励的数量,同时模块间信号配合更加密切,需要一个模块对另一个模块的配合输出,调试的时候需要联合观察信号,体现了应答器三个模块的协调一致工作;能够同时验证多个应答器芯片中的功能模块,能够提高应答器芯片的验证效率。
-
公开(公告)号:CN118300745A
公开(公告)日:2024-07-05
申请号:CN202410299831.7
申请日:2024-03-15
Applicant: 北京全路通信信号研究设计院集团有限公司
IPC: H04L1/00
Abstract: 本发明公开了一种报文调整方法、装置、设备以及存储介质,属于数据处理技术领域,所述方法包括:获取目标报文调整区间的报文调整限制次数和报文已调整次数;根据报文调整限制次数,确定目标计数器集合;目标计数器集合中的目标计数器有序排列;在目标报文调整区间内检测到报文调整请求的情况下,根据报文调整限制次数、报文已调整次数、以及目标计数器集合中目标计数器的计数值,对目标报文进行报文调整。本发明一定程度上限制了BTM解调过程中对报文的调整次数,在改善报文质量,减少报文错误的同时,提高了BTM解调过程中报文的安全性。
-
公开(公告)号:CN118052196A
公开(公告)日:2024-05-17
申请号:CN202410209159.8
申请日:2024-02-26
Applicant: 北京全路通信信号研究设计院集团有限公司
IPC: G06F30/398
Abstract: 本发明公开了一种基于UVM的芯片验证测试方法、装置及电子设备,涉及芯片验证技术领域,包括:调用并配置UVM中的激励组件、监视组件、参考模型组件和计分板组件构建模块级验证模型;利用模块级验证模型对芯片进行模块级验证;从模块级验证模型的监视组件、参考模型组件和计分板组件所包括的候选子组件中确定需要垂直复用的目标子组件;采用目标子组件构建系统级验证模型;利用系统级验证模型对芯片进行系统级验证。本方案可以通过复用模块级验证模型中的可以垂直复用的目标子组件来构建系统级验证模型,可以减少在构建系统级验证模型时对监视组件、参考模型组件和计分板组件的配置操作,提高了系统级验证模型的构建效率。
-
公开(公告)号:CN117572090B
公开(公告)日:2024-03-19
申请号:CN202410057412.2
申请日:2024-01-16
Applicant: 北京全路通信信号研究设计院集团有限公司 , 中国铁路通信信号股份有限公司
IPC: G01R27/26
Abstract: 本发明公开了一种电容传感器的信号检测电路、检测方法和检测设备,该信号检测电路包括:基准电容阵列;第一切换开关;第二切换开关;电压转换器,用于在第二阶段,采集待测电容的第一固定极板与中间极板之间的第一电容信号、以及第二固定极板与中间极板之间的第二电容信号;在第二阶段之后的第三阶段,对第一电容信号和第二电容信号进行放大后,分别输出第一放大信号和第二放大信号;初始化模块,用于在第一阶段,分别向电压转换器、第一节点和第二节点提供所述参考信号;采样保持电路,用于在第三阶段,控制第一放大信号和第二放大信号输出。本发明的技术方案增加了电容信号的检测范围,减小了有限增益误差和电路的功耗。
-
公开(公告)号:CN117240674A
公开(公告)日:2023-12-15
申请号:CN202311510132.4
申请日:2023-11-14
Applicant: 北京全路通信信号研究设计院集团有限公司
Abstract: 本发明涉及列车通信技术领域,特别涉及一种FSK解调码元宽度调整方法及装置。对FSK解调后的码元进行采样;对每次采样的数据持续时间同时进行计时;在采样发现码元跳变时,根据当前持续时间进行分段判断是否需要扩宽以及扩宽方式,并延时后输出扩宽结果。本发明把小于1比特位宽的、形状不好的波形向理想码元形状进行整形。本发明扩宽偏窄信号,使得生成时钟时出现错误的概率降低,解决了现有技术中FSK码元信号的宽度抖动后引起信号错误的问题。
-
-
-
-
-
-
-
-
-