一种差分相变存储单元结构、相变存储器及驱动方法

    公开(公告)号:CN113948136A

    公开(公告)日:2022-01-18

    申请号:CN202111191017.6

    申请日:2021-10-13

    Abstract: 本发明涉及一种差分相变存储单元结构、相变存储器及驱动方法。其中,差分相变存储单元结构的第一选通器件的栅端、第二选通器件的栅端和第三选通器件的栅端连接在一起作为差分相变存储单元结构的字线,第一选通器件的源端和第二选通器件的源端均接地,第三选通器件的漏极或源极、第一选通器件的漏极、以及第一相变电阻的第一端连接在一起,第三选通器件的源极或漏极、第二选通器件的漏极以及第二相变电阻的第一端连接在一起;第一相变电阻的第二端连接第一位线,第二电阻的第二端连接第二位线。本发明可以在无需外加参考电阻的条件下以较小的阵列面积实现高速驱动的存储器性能。

    一种非易失布尔逻辑两位乘法器及运算方法

    公开(公告)号:CN113380298A

    公开(公告)日:2021-09-10

    申请号:CN202110494509.6

    申请日:2021-05-07

    Abstract: 本发明涉及一种非易失布尔逻辑两位乘法器及运算方法,乘法器包括四个多阻态器件、选通器件和外围控制电路,多阻态器件的一端作为顶端电极输入端,另一端与选通器件的漏端相连,选通器件的栅端作为多阻态器件的字线,源端连接底端电极输入端;多阻态器件用于实现非易失布尔逻辑运算,并将运算结果直接以多阻态器件的阻值状态进行存储;选通器件用于选通四个多阻态器件中的任意一个实现逻辑运算;外围控制电路,用于向选通的多阻态器件施加操作信号以使得多阻态器件实现逻辑操作,并在进行下一步逻辑操作之前进行状态级联使得前一步的计算结果作为下一步的逻辑输入存储在所述多阻态器件中。本发明使用少量的器件快捷实现非易失乘法操作。

    一种差分相变存储单元结构、相变存储器及驱动方法

    公开(公告)号:CN113948136B

    公开(公告)日:2025-05-09

    申请号:CN202111191017.6

    申请日:2021-10-13

    Abstract: 本发明涉及一种差分相变存储单元结构、相变存储器及驱动方法。其中,差分相变存储单元结构的第一选通器件的栅端、第二选通器件的栅端和第三选通器件的栅端连接在一起作为差分相变存储单元结构的字线,第一选通器件的源端和第二选通器件的源端均接地,第三选通器件的漏极或源极、第一选通器件的漏极、以及第一相变电阻的第一端连接在一起,第三选通器件的源极或漏极、第二选通器件的漏极以及第二相变电阻的第一端连接在一起;第一相变电阻的第二端连接第一位线,第二相变电阻的第二端连接第二位线。本发明可以在无需外加参考电阻的条件下以较小的阵列面积实现高速驱动的存储器性能。

    一种相变存储单元布尔逻辑的图像处理装置及方法

    公开(公告)号:CN113380296A

    公开(公告)日:2021-09-10

    申请号:CN202110495178.8

    申请日:2021-05-07

    Abstract: 本发明涉及一种相变存储单元布尔逻辑的图像处理装置及方法,装置包括:相变存储阵列和写电路,所述相变存储阵列中的每个相变存储单元均串联一个选通管,所述相变存储单元的一端与位线相连,另一端与所述选通管的漏端相连,所述选通管的栅端与字线相连,源端接地;所述写电路将初始图像信息写入所述相变存储阵列中,所述选通管用于选通相变存储单元,使得相变存储单元中存储的信息与位线上的脉冲信号进行逻辑运算,以实现对初始图像信息的处理。本发明能够减少图像与模板数据库的匹配计算量,实现高效的图像近似匹配。

Patent Agency Ranking