特播解码装置和方法
    2.
    发明授权

    公开(公告)号:CN100361397C

    公开(公告)日:2008-01-09

    申请号:CN03801258.8

    申请日:2003-08-06

    CPC classification number: H03M13/3927 H03M13/2957 H03M13/296

    Abstract: 公开了一种用于通信系统的turbo解码装置和方法。在接收机的存储缓冲器与turbo解码器之间安装一个高速存储缓冲器,该高速存储缓冲器以与turbo解码器相同的频率操作。所述解码装置经由所述高速存储缓冲器读取接收机的存储缓冲器中存储的数据位,延迟所读取的数据一段turbo解码器中所需的时间,并且随后将所延迟的数据位提供到turbo解码器的软进软出(SISO)解码器。接收机的存储缓冲器以turbo解码器的操作频率或时钟输出数据位。

    冰箱
    3.
    发明公开
    冰箱 审中-实审

    公开(公告)号:CN116981899A

    公开(公告)日:2023-10-31

    申请号:CN202280020597.9

    申请日:2022-05-10

    Abstract: 公开了一种冰箱,该冰箱通过简单的结构在储存室内形成分隔空间,并由此具有降低的成本和提高的生产率。所述冰箱可以包括:外壳,所述外壳形成所述冰箱的外观;内壳,所述内壳布置在所述外壳中以形成储存室;分隔件,所述分隔件分隔所述内壳以在所述储存室中形成分隔空间;盖,所述盖被设置成用于敞开或封闭所述分隔空间;和阻尼器,所述阻尼器安装到所述分隔件,并且所述阻尼器被设置成降低所述盖的打开速度。

    用联合节点处理来解码低密度奇偶校验码的方法和设备

    公开(公告)号:CN102412847A

    公开(公告)日:2012-04-11

    申请号:CN201110392451.0

    申请日:2005-11-23

    CPC classification number: H03M13/1137 H03M13/1114 H03M13/114 H03M13/116

    Abstract: 提供了一种用于对包括多个校验节点和多个可变节点的LDPC码进行解码的设备和方法。该设备包括:校验节点选择调度器,其选择至少一个校验节点;LLR存储器,其存储了可变节点的输入LLR值作为初始LLR值,并存储用于连接到所选择的校验节点的可变节点的更新的LLR值;以及校验节点消息存储器,其存储了表示对所选择的校验节点进行校验节点处理的结果值的校验节点消息。该装置还包括至少一个联合节点处理器,其通过从自LLR存储器读取的对应LLR值中减去所选择的校验节点的校验节点消息而生成可变节点消息,对可变节点消息执行校验节点处理,通过将可变节点消息加到校验节点处理结果值上来计算更新的LLR值,并将计算的LLR值递送到LLR存储器。

    低密度奇偶校验码的高效解码装置和方法

    公开(公告)号:CN1767397A

    公开(公告)日:2006-05-03

    申请号:CN200510124997.2

    申请日:2005-10-12

    Abstract: 本发明涉及一种移动通信系统中使用LDPC码对前向纠错码进行解码的装置及方法。校验节点处理器对多个校验节点接收到的信息执行校验节点处理,累加器将校验节点处理器的校验节点输出值与先前累加值进行累加。边缘存储器存储校验节点输出值,以及两个累加存储器分别存储累加器的累加值和先前的累加值。减法器从累加值中减去校验节点输出值,和硬判决解码块对接收到的信息以及减法器输出值进行硬判决解码。比特缓冲器存储硬判决解码结果,和奇偶校验块对硬判决结果进行奇偶校验以决定是否终止迭代解码操作。多路复用器传送减法结果值至校验节点处理器和硬判决解码块。

    半导体装置
    7.
    发明公开
    半导体装置 审中-公开

    公开(公告)号:CN117631864A

    公开(公告)日:2024-03-01

    申请号:CN202310609645.4

    申请日:2023-05-26

    Abstract: 公开了一种半导体装置。所述半导体装置包括:收发器,其包括放大器区域,所述放大器区域被配置为在第一时段期间将数据信号输出到连接到像素的源极线并且在不同于所述第一时段的第二时段期间接收来自触摸电极的检测信号,并且被配置为基于输入数据生成所述数据信号;以及驱动控制器,其被配置为基于输入图像数据生成所述数据,将所述数据输出到所述收发器,并且基于所述检测信号生成触摸信号。

    用联合节点处理来解码低密度奇偶校验码的方法和设备

    公开(公告)号:CN102412847B

    公开(公告)日:2014-10-22

    申请号:CN201110392451.0

    申请日:2005-11-23

    CPC classification number: H03M13/1137 H03M13/1114 H03M13/114 H03M13/116

    Abstract: 提供了一种用于对包括多个校验节点和多个可变节点的LDPC码进行解码的设备和方法。该设备包括:校验节点选择调度器,其选择至少一个校验节点;LLR存储器,其存储了可变节点的输入LLR值作为初始LLR值,并存储用于连接到所选择的校验节点的可变节点的更新的LLR值;以及校验节点消息存储器,其存储了表示对所选择的校验节点进行校验节点处理的结果值的校验节点消息。该装置还包括至少一个联合节点处理器,其通过从自LLR存储器读取的对应LLR值中减去所选择的校验节点的校验节点消息而生成可变节点消息,对可变节点消息执行校验节点处理,通过将可变节点消息加到校验节点处理结果值上来计算更新的LLR值,并将计算的LLR值递送到LLR存储器。

    多重循环冗余校验的装置与方法

    公开(公告)号:CN1933453A

    公开(公告)日:2007-03-21

    申请号:CN200610154256.3

    申请日:2006-09-18

    CPC classification number: H04L1/0061 H04L1/0046 H04L1/0072

    Abstract: 数字视频广播-手持式(DVB-H)系统中用于区段检测以及可靠性信息获取的多重循环冗余校验(CRC)的方法与装置。对通过无线网络接收的分组进行分组标识符(PID)过滤处理。检测包含区段数据的传输流分组。利用区段数据的头部信息,对相关区段有效负荷进行CRC处理,并且处理帧缓冲。该方法与装置可以利用多个CRC校验器以并行方式进行CRC,而没有相邻区段之间的干扰,并且可以进行区段检测以及可靠性验证。

    用联合节点处理来解码低密度奇偶校验码的方法和设备

    公开(公告)号:CN1783729A

    公开(公告)日:2006-06-07

    申请号:CN200510124864.5

    申请日:2005-11-23

    CPC classification number: H03M13/1137 H03M13/1114 H03M13/114 H03M13/116

    Abstract: 提供了一种用于对包括多个校验节点和多个可变节点的LDPC码进行解码的设备和方法。该设备包括:校验节点选择调度器,其选择至少一个校验节点;LLR存储器,其存储了可变节点的输入LLR值作为初始LLR值,并存储用于连接到所选择的校验节点的可变节点的更新的LLR值;以及校验节点消息存储器,其存储了表示对所选择的校验节点进行校验节点处理的结果值的校验节点消息。该装置还包括至少一个联合节点处理器,其通过从自LLR存储器读取的对应LLR值中减去所选择的校验节点的校验节点消息而生成可变节点消息,对可变节点消息执行校验节点处理,通过将可变节点消息加到校验节点处理结果值上来计算更新的LLR值,并将计算的LLR值递送到LLR存储器。

Patent Agency Ranking