包括监测电路的电子装置和包括在其内的存储装置

    公开(公告)号:CN107918526B

    公开(公告)日:2022-05-10

    申请号:CN201710895839.X

    申请日:2017-09-28

    Abstract: 提供了包括监测电路的电子装置和包括在电子装置内的存储装置。所述电子装置可以包括连接为直接与扩展存储装置通信的嵌入式存储装置以及连接为直接与嵌入式存储装置通信并通过嵌入式存储装置连接至扩展存储装置的应用处理器。所述嵌入式存储装置包括监测从应用处理器接收的命令的监测装置。所述监测装置基于监测命令的结果来产生表示嵌入式存储装置和扩展存储装置的状态的命令状态信号。嵌入式存储装置操作,使得根据命令状态信号在嵌入式存储装置的部分或全部中控制供电。

    向存储装置提供旁路的电子装置、存储装置和计算系统

    公开(公告)号:CN107870742B

    公开(公告)日:2022-07-12

    申请号:CN201710805588.1

    申请日:2017-09-08

    Abstract: 提供了一种向存储装置提供旁路的电子装置、存储装置和计算系统。根据本发明构思的至少一些示例实施例,一种电子装置包括:嵌入式存储装置,被配置为连接到可移除存储装置,并且被配置为当被连接到所述可移除存储装置时直接与所述可移除存储装置进行通信;应用处理器,被连接为直接与嵌入式存储装置进行通信并且不直接与所述可移除存储装置连接,其中,嵌入式存储装置被配置为响应于从应用处理器接收的禁用命令来减少提供给包括在嵌入式存储装置中的所有电路或一些电路的功率量,并且提供旁路路径,其中,所述旁路路径被配置为当所述可移除存储装置被连接到所述旁路路径时,将普通命令和数据从应用处理器传送到所述可移除存储装置。

    存储器系统、包括存储器系统的电子设备及存储器控制器

    公开(公告)号:CN114296632A

    公开(公告)日:2022-04-08

    申请号:CN202111143816.6

    申请日:2021-09-28

    Abstract: 一种存储器系统包括存储器件。缓冲存储器被配置为存储准备传送(RTT)UFS协议信息单元(UPIU)和响应UPIU中的至少一者。缓冲存储器与存储器件分开实现。存储器控制器被配置为:响应于从外部主机接收到的读取请求从存储器件获取读取数据,并且向外部主机发送包括读取数据的读取数据包。当存在存储在缓冲存储器中的准备传送UPIU和响应UPIU中的至少一者时,存储器控制器在完成读取数据包的发送之前向外部主机发送准备传送UPIU和响应UPIU中的至少一者。

    用于执行高速链路启动的存储设备和包括其的存储系统

    公开(公告)号:CN114115713A

    公开(公告)日:2022-03-01

    申请号:CN202110981261.6

    申请日:2021-08-25

    Abstract: 提供了一种被配置为执行高速链路启动的存储设备和包括该存储设备的存储系统。存储系统通过主机和存储设备之间的多个通道当中的连接的发送通道和连接的接收通道执行数据通信。主机向连接的接收通道发送连接的发送通道的小于第一时间段的激活时段,并且存储设备接收连接的接收通道的小于第一时间段的激活时段。主机和存储设备基于小于第一时间段的激活时段,通过连接的发送通道和连接的接收通道在高速模式下执行链路启动。

    存储卡和与存储卡通信的接口电路

    公开(公告)号:CN104700894B

    公开(公告)日:2019-08-16

    申请号:CN201410741977.9

    申请日:2014-12-05

    CPC classification number: G06F3/0625 G06F3/0659 G06F3/0679 Y02D10/154

    Abstract: 本发明公开了存储卡和与存储卡通信的接口电路。该存储卡包括:第一信号端子,其被配置为输出第一信号;第二信号端子,其被配置为输出第二信号,第一信号与第二信号彼此互补;以及控制器,其被配置为在电力被供应至存储卡之后链路连接被执行之前驱动第一信号端子和第二信号端子以具有负状态。当第一信号的电平大于第二信号的电平时,第一信号端子和第二信号端子处于正状态,而当第一信号的电平小于第二信号的电平时,第一信号端子和第二信号端子处于所述负状态。

    存储卡和与存储卡通信的接口电路

    公开(公告)号:CN104700894A

    公开(公告)日:2015-06-10

    申请号:CN201410741977.9

    申请日:2014-12-05

    CPC classification number: G06F3/0625 G06F3/0659 G06F3/0679 Y02D10/154

    Abstract: 本发明公开了存储卡和与存储卡通信的接口电路。该存储卡包括:第一信号端子,其被配置为输出第一信号;第二信号端子,其被配置为输出第二信号,第一信号与第二信号彼此互补;以及控制器,其被配置为在电力被供应至存储卡之后链路连接被执行之前驱动第一信号端子和第二信号端子以具有负状态。当第一信号的电平大于第二信号的电平时,第一信号端子和第二信号端子处于正状态,而当第一信号的电平小于第二信号的电平时,第一信号端子和第二信号端子处于所述负状态。

    对存储装置进行复位的电子装置和操作该电子装置的方法

    公开(公告)号:CN107871524B

    公开(公告)日:2023-07-25

    申请号:CN201710854374.3

    申请日:2017-09-20

    Abstract: 提供了一种对存储装置进行复位的电子装置和操作该电子装置的方法。一种电子装置包括:应用处理器;第一存储装置,连接到应用处理器,被配置为直接与应用处理器进行通信,被配置为连接到第二存储装置,并被配置为当连接到第二存储装置时直接与第二存储装置进行通信,其中,第一存储装置包括复位转换器,其中,复位转换器被配置为响应于从应用处理器接收的硬件复位信号来产生软件复位信号,其中,软件复位信号被配置为促使第二存储装置进行复位。

Patent Agency Ranking