存储设备的链路启动方法、存储设备、主机及其实现系统

    公开(公告)号:CN113641601A

    公开(公告)日:2021-11-12

    申请号:CN202110288136.7

    申请日:2021-03-17

    Abstract: 公开了一种能够执行高速链路启动的存储设备和包括所述存储设备的存储系统。一种所述存储设备的链路启动方法,包括:通过连接到所述存储设备的输入信号引脚的线,从主机接收线复位信号;将已接收的线复位信号的时长与第一基准时间进行比较;以及根据比较结果,在所述存储设备和所述主机之间以高速模式或低速模式执行链路启动操作。

    对存储装置进行复位的电子装置和操作该电子装置的方法

    公开(公告)号:CN107871524B

    公开(公告)日:2023-07-25

    申请号:CN201710854374.3

    申请日:2017-09-20

    Abstract: 提供了一种对存储装置进行复位的电子装置和操作该电子装置的方法。一种电子装置包括:应用处理器;第一存储装置,连接到应用处理器,被配置为直接与应用处理器进行通信,被配置为连接到第二存储装置,并被配置为当连接到第二存储装置时直接与第二存储装置进行通信,其中,第一存储装置包括复位转换器,其中,复位转换器被配置为响应于从应用处理器接收的硬件复位信号来产生软件复位信号,其中,软件复位信号被配置为促使第二存储装置进行复位。

    使用多循环队列的主机控制器接口及其操作方法

    公开(公告)号:CN113760789A

    公开(公告)日:2021-12-07

    申请号:CN202110598848.9

    申请日:2021-05-31

    Abstract: 一种被配置为提供主机设备和存储设备之间的对接的主机控制器接口包括:处理电路;门铃寄存器,被配置为存储一个或多个第一队列的头指针和尾指针;以及条目缓冲器,被配置为存储来自一个或多个第一队列中的一个第一队列的第一命令,其中,该处理电路被配置为:确定一个或多个第一队列的命令被处理的次序,根据所确定的顺序对第一命令进行路由,使之被存储到该条目缓冲器内,并且对第一响应进行路由,使之被存储到一个或多个第二队列中的一个第二队列当中。

    存储装置、存储系统和操作存储装置的方法

    公开(公告)号:CN113111024B

    公开(公告)日:2025-01-07

    申请号:CN202110019267.5

    申请日:2021-01-07

    Abstract: 公开了存储装置、存储系统和操作存储装置的方法。存储装置包括:接口电路,接口电路与主机装置交换数据;以及电力管理单元,所述电力管理单元向所述接口电路供应电力。所述接口电路包括:第一输入端子,所述第一输入端子从所述主机装置接收第一信号;第二输入端子,所述第二输入端子从所述主机装置接收与所述第一信号互补的第二信号;接收模块,所述接收模块处理所述第一信号和所述第二信号;静噪电路,所述静噪电路检测所述第一信号的电平和所述第二信号的电平;以及参考时钟检测器,所述参考时钟检测器检测是否接收到用于使所述存储装置操作的参考时钟。所述电力管理单元基于所述参考时钟检测器的检测结果来选择性地向所述静噪电路供应电力。

    调整数据速率的存储设备和包括该存储设备的存储系统

    公开(公告)号:CN114694697A

    公开(公告)日:2022-07-01

    申请号:CN202111179244.7

    申请日:2021-10-09

    Abstract: 一种操作存储设备的方法包括:以第一数据速率通过输入信号引脚从主机接收第一位序列,所述第一位序列包括改变数据速率的请求;以第一数据速率通过输出信号引脚向主机发送第二位序列,所述第二位序列包括对改变数据速率的请求的响应;以及根据突尾(TOB)是否被输出来将数据速率改变为第二数据速率,所述突尾(TOB)指示第二位序列的结束。

    存储装置、存储系统和及操作存储装置的方法

    公开(公告)号:CN113111024A

    公开(公告)日:2021-07-13

    申请号:CN202110019267.5

    申请日:2021-01-07

    Abstract: 公开了存储装置、存储系统和操作存储装置的方法。存储装置包括:接口电路,接口电路与主机装置交换数据;以及电力管理单元,所述电力管理单元向所述接口电路供应电力。所述接口电路包括:第一输入端子,所述第一输入端子从所述主机装置接收第一信号;第二输入端子,所述第二输入端子从所述主机装置接收与所述第一信号互补的第二信号;接收模块,所述接收模块处理所述第一信号和所述第二信号;静噪电路,所述静噪电路检测所述第一信号的电平和所述第二信号的电平;以及参考时钟检测器,所述参考时钟检测器检测是否接收到用于使所述存储装置操作的参考时钟。所述电力管理单元基于所述参考时钟检测器的检测结果来选择性地向所述静噪电路供应电力。

Patent Agency Ranking