一种基于FPGA的DDR3高分辨粒度读写方法
摘要:
本发明提供了一种基于FPGA的DDR3高分辨粒度读写方法,应用于FPGA模块构成的系统,系统包括上位机和FPGA模块,FPGA模块包括DDR3缓存模块、控制模块以及读、写数据模块;方法包括S1:上位机通过PCIE设置下发指令;S2:FPGA模块接收PCIE下发的波形文件数据,产生读命令读取数据,并判断接收的数据值大小,并对数据进行拼接处理;S3:基于用户指令产生写命令,将拼成512bits位宽的数据送入DDR3缓存模块;S4:回读数据,并将数据传输至DAC模块中,输出有效数据。实现了基于FPGA的多用户高分辨粒度的数据读写。
公开/授权文献
0/0