用于高速SRAM的高可靠可编程复制位线时钟控制系统
摘要:
本发明公开了一种用于高速SRAM的高可靠可编程复制位线时钟控制系统,包括:时钟控制电路,用于根据外部读字线控制信号RWL产生字线选通信号SWL,根据复制位线电位RBL产生灵敏放大器使能信号SAE;可编程复制位线,用于根据字线选通信号SWL对可编程复制位线中的预充管和放电单元进行协同控制,并输出实时的复制位线电位RBL;存储单元阵列,用于根据灵敏放大器使能信号SAE,进行读操作。本发明克服了常规复制位线控制电路的问题,消除了在特殊读字线输入条件下引发的不必要功耗损失和读控制时序异常,大幅提高了可编程复制位线结构的操作可靠性,降低了各工作条件下的功耗开销。
0/0