一种精确校正时钟信号占空比的电路
摘要:
本申请公开了一种精确校正时钟信号占空比的电路,包括反相器链、延时单元、相位检测单元以及低通滤波器。所述反相器链采用一个CMOS反相器、或者采用多个级联的CMOS反相器。输入信号进入反相器链的输入端,通过反相器链中的第一CMOS反相器的栅极偏置电压的变化来调整输入信号的占空比,反相器链输出经过占空比校正的输出信号。输出信号经过延时单元得到延时信号。输出信号和延时信号一起作为相位检测单元的输入,相位检测单元输出表征输出信号的占空比是否达到目标值的指示信号。指示信号经过低通滤波器滤除掉高频分量后,剩余的低频和直流分量作为反相器链中的第一CMOS反相器的栅极直流偏置电压。本申请可以精确控制输出信号的占空比。
公开/授权文献
0/0