Invention Grant
- Patent Title: 时钟脉冲系统、时钟脉冲集成电路以及时钟脉冲产生方法
-
Application No.: CN201410347277.1Application Date: 2014-07-21
-
Publication No.: CN104467757BPublication Date: 2017-05-03
- Inventor: 达鲁斯·D·嘉斯金斯 , 詹姆斯·R·隆柏格
- Applicant: 威盛电子股份有限公司
- Applicant Address: 中国台湾新北市新店区中正路533号8楼8F,533
- Assignee: 威盛电子股份有限公司
- Current Assignee: 威盛电子股份有限公司
- Current Assignee Address: 中国台湾新北市新店区中正路533号8楼8F,533
- Agency: 北京律诚同业知识产权代理有限公司
- Agent 梁挥; 祁建国
- Priority: 61/857,013 20130722 US 14/030,560 20130918 US
- Main IPC: H03K5/135
- IPC: H03K5/135 ; H03K5/14 ; H03L7/08

Abstract:
时钟脉冲系统、时钟脉冲集成电路以及时钟脉冲产生方法,经由对齐位置接收参考时钟脉冲信号而产生功能时钟脉冲,功能时钟脉冲经由时钟脉冲路径提供至功能电路。时钟脉冲系统包括一低频带锁相回路、高频带锁相回路、以及一延迟路径。低频带锁相回路接收参考时钟脉冲信号与回授时钟脉冲以提供滤波时钟脉冲。高频带锁相回路接收滤波时钟脉冲并提供功能时钟脉冲,高频带锁相回路并具有一回授输入端以经由本地回授路径耦接高频带锁相回路的输出端。延迟路径耦接低频带锁相回路的输出端以及对齐位置间以提供回授时钟脉冲至低频带锁相回路。延迟路径与时钟脉冲路径基本上相匹配。低频带锁相回路与高频带锁相回路的频宽分别用来降低输入抖动与内部抖动。
Public/Granted literature
- CN104467757A 时钟脉冲系统、时钟脉冲集成电路以及时钟脉冲产生方法 Public/Granted day:2015-03-25
Information query
IPC分类: