• 专利标题: 制造层叠的电路板的方法
  • 专利标题(英): Method for manufacturing laminated circuit board
  • 申请号: CN200980110823.7
    申请日: 2009-03-25
  • 公开(公告)号: CN101980870A
    公开(公告)日: 2011-02-23
  • 发明人: T·马蒂拉
  • 申请人: 泰克诺玛公司
  • 申请人地址: 芬兰埃斯波
  • 专利权人: 泰克诺玛公司
  • 当前专利权人: 泰克诺玛公司
  • 当前专利权人地址: 芬兰埃斯波
  • 代理机构: 北京市中咨律师事务所
  • 代理商 杨晓光; 于静
  • 优先权: 20085244 2008.03.26 FI
  • 国际申请: PCT/FI2009/050226 2009.03.25
  • 国际公布: WO2009/118455 EN 2009.10.01
  • 进入国家日期: 2010-09-26
  • 主分类号: B32B38/10
  • IPC分类号: B32B38/10 H05K3/04 G06K19/077
制造层叠的电路板的方法
摘要:
一种用于制造以导电图形为特征的电路板的方法,该方法包括以下步骤:i)选择性地将诸如金属箔的导电层(3)附到衬底材料(1),以便通过接合(2)将诸如金属箔的导电层(3)的一部分附到衬底材料(1),该部分包括用于最终产品的期望区域(3a)以及在最终产品的导电区域之间的窄区域(3c),并且以这样的方式使得例如金属箔的导电层(3)的希望去除的更扩展的区域(3b)基本上保持为不附接到衬底材料,以便可去除的区域(3b)通过不大于在随后的步骤ii)中要被构图的其边缘部分以及可能地通过在步骤iii)之前排除了可去除的区域的释放的部位而与衬底材料(1)附接;ii)通过材料的去除而从在期望的导电区域(3a)之间的窄间隙以及从以固体状态可去除的区域(3b)的外周来构图诸如金属箔的导电层(3),以建立导体图形;iii)在步骤ii)的过程期间从可去除的区域的外周去除的导电层的边缘区域不再保持通过可去除的区域(3b)的边缘而与衬底材料附接的所述可去除的区域(3b)之后,以固体状态从诸如金属箔的导电层(3)去除未被附到衬底材料(1)的可去除的区域(3b)。
公开/授权文献
0/0