Invention Publication
CN101286492A 半导体封装及层叠型半导体封装
失效 - 权利终止
- Patent Title: 半导体封装及层叠型半导体封装
- Patent Title (English): Semiconductor package and laminated semiconductor package
-
Application No.: CN200810092146.8Application Date: 2003-11-19
-
Publication No.: CN101286492APublication Date: 2008-10-15
- Inventor: 枦山一郎 , 曾川祯道 , 山崎隆雄 , 北城荣
- Applicant: 日本电气株式会社
- Applicant Address: 日本东京都
- Assignee: 日本电气株式会社
- Current Assignee: 日本电气株式会社
- Current Assignee Address: 日本东京都
- Agency: 中科专利商标代理有限责任公司
- Agent 汪惠民
- Priority: 2002-335855 2002.11.20 JP
- The original application number of the division: 2003801007351
- Main IPC: H01L23/498
- IPC: H01L23/498 ; H01L23/538 ; H01L25/00

Abstract:
半导体封装是由半导体装置芯片和具有热可塑性的绝缘树脂层的可挠性基板构成的。设置在可挠性基板上的电极与上述半导体装置芯片规定的电极连接,并且由热可塑性绝缘树脂层密封,而且上述可挠性基板可弯曲,在电极形成面和其它面上设置电极。该可挠性基板中配线被多层化,在可挠性基板的弯曲部分或包含弯曲部分的区域形成槽,或者,形成配线层数不同的薄层部,在半导体装置安装部形成凹部。并且,在规定位置弯曲上述可挠性基板,形成不依赖上述半导体装置芯片的外形尺寸的半导体封装。
Public/Granted literature
- CN101286492B 半导体封装及层叠型半导体封装 Public/Granted day:2011-12-07
Information query
IPC分类: