-
公开(公告)号:CN119582843A
公开(公告)日:2025-03-07
申请号:CN202510130517.0
申请日:2025-02-06
Applicant: 北京大学
Abstract: 本发明公布了一种用于两级模数转换器抵消采样噪声的方法及模数转换器,两级模数转换器包括:多位SAR ADC作为第一级,增量型支持多次转换多位阶数可配置的Noise Shaping SAR ADC作为第二级,可配置的浮空电压域放大器作为级间放大器;其中,级间放大器置于第一级和第二级之间,级间放大器的输入端连接到第一级中CDAC的顶级版,级间放大器的输出端连接到第二级中CDAC的顶极板。通过设计抵消采样噪声的方法、基于两步式转换的级间放大线性度增强方法和基于抖动的级间放大器增益数字校准方法,提高模数转换器的转换速度和精度。
-
公开(公告)号:CN116346130B
公开(公告)日:2025-03-07
申请号:CN202310168404.0
申请日:2023-02-24
Applicant: 集益威半导体(上海)有限公司
Abstract: 本申请涉及集成电路技术领域,公开了一种模数转换器的校准电路,包括:已知序列误差矩阵计算电路,从光数字信号处理器获取定帧信息及消除损伤后的数据流以计算误差矩阵;第一已知序列恢复电路,对光信道与模数转换器之间的数据进行采样并根据定帧信息和误差矩阵获得第一已知序列数据流;第二已知序列恢复电路,对模数转换器与光数字信号处理器之间的数据进行采样并根据定帧信息和误差矩阵获得第二已知序列数据流;校准控制字产生电路,根据第一和第二已知序列数据流、已知序列生成比例、偏置和延时校准控制字;第一和第二保护电路,当第一和第二保护电路输出均有效时,校准控制字产生电路将比例、偏置和延时校准控制字输出到模数转换器。
-
公开(公告)号:CN119563285A
公开(公告)日:2025-03-04
申请号:CN202380054034.6
申请日:2023-06-28
Applicant: 高通股份有限公司
Abstract: 用于无线通信的方法和装置使用能够进行数字预失真(DPD)并且具有与预失真信号路径分离的主信号路径的发送器,预失真信号路径和主信号路径各自包括数/模转换器(DAC)。示例装置通常包括主信号路径,该主信号路径包括第一DAC、功率放大器以及组合器,该组合器被设置在第一DAC的输出与功率放大器的输入之间的主信号路径中。该装置还包含包括第二DAC的预失真信号路径,其中组合器被配置为将预失真信号路径中的预失真信号与主信号路径中的主信号组合。
-
公开(公告)号:CN111835352B
公开(公告)日:2025-02-25
申请号:CN202010299066.0
申请日:2020-04-16
Applicant: 英飞凌科技股份有限公司
IPC: H03M1/10
Abstract: 本发明的实施例总体上涉及模数转换器的开路引脚检测的方法。一种方法包括:向集成电路的输入引脚施加电流;以及使用∑‑Δ调制器将输入引脚处的模拟信号转换为数字流;将数字流转换为第一数字输出信号,该第一数字输出信号与第一模拟信号值和第二模拟信号值之间的第一输入范围内的模拟信号成比例,其中第一输入范围对应于模拟信号的预先确定的范围,该预先确定的范围小于模拟信号的满量程输入范围;将数字流转换为第二输出信号;将第二输出信号与第一阈值进行比较,该第一阈值对应于第一输入范围之外的输入引脚处的第三模拟信号值;以及当第二输出信号越过第一阈值时,提供输入引脚处的开路状况的指示。
-
公开(公告)号:CN119483594A
公开(公告)日:2025-02-18
申请号:CN202411435366.1
申请日:2024-10-15
Applicant: 电子科技大学
Abstract: 本发明公开了一种基于Volterra级数的TIADC系统动态非线性误差估计和校正方法,输入信号经过TIADC系统后得到数字信号y(n),通过数字信号y(n)中提取的特征值生成伪理想信号#imgabs0#然后通过非线性结构的公式和矩阵变换求最小二乘解,得到动态非线性误差系数估计值#imgabs1#估计出的动态非线性误差系数估计值#imgabs2#经数字重构模块由系统的输出近似得到动态非线性误差的估计值即误差#imgabs3#随后进行数字校正处理,得到校正动态非线性误差后的信号#imgabs4#本发明在降低非线性模型复杂度的同时,较好的维持了校正方法的效果,同时,校正过程不包含任何复数的运算,仅需要乘法器和加法器就能够实现。
-
公开(公告)号:CN119449029A
公开(公告)日:2025-02-14
申请号:CN202410679873.3
申请日:2024-05-29
Applicant: 安华高科技股份有限公司
Abstract: 本公开涉及使用校准的模/数转换的系统及方法。一种设备可包含模/数转换器,其包含环路电路及比较器电路。所述设备还可包含经配置以提供所述比较器电路的比较器偏移校准的第一电路及经配置以提供所述环路电路的环路校准的第二电路。
-
公开(公告)号:CN118868939B
公开(公告)日:2025-02-14
申请号:CN202411341173.X
申请日:2024-09-25
Applicant: 杭州晶华微电子股份有限公司
IPC: H03M1/10 , H03M1/16 , H03K17/687
Abstract: 本发明公开了一种应用于LDO的电阻修调网络及集成电路,该网络包括低位电阻修调模块、高位电阻修调模块和两组译码器,其中,低位电阻修调模块包括多个低位电阻和多个第一MOS开关,高位电阻修调模块包括多个高位电阻和多个第二MOS开关;两组译码器分别用于控制低位电阻修调模块和高位电阻修调模块。本发明通过利用编码器大幅度的降低了控制端口的使用;本发明固定引入2个开关导通阻抗,使得修调的单位步调变化一样,输出受到开关的TC变化较小;本发明实现了电阻复用,减小了电阻修调网络部分电阻所占的面积,同时提高了版图的匹配度。
-
公开(公告)号:CN119420354A
公开(公告)日:2025-02-11
申请号:CN202411518813.X
申请日:2024-10-29
Applicant: 重庆邮电大学
Abstract: 本发明涉及一种变参数变步长伪随机注入的Pipeline‑SAR ADC校准方法,属于模拟集成电路领域。该方法可校准Pipeline‑SAR ADC因电容失配、运放增益失调、比较器失调等非理想因素引起的误差,通过注入伪随机序列提取ADC的非理想因素导致的误差,然后引入变参数反双曲正切函数改变校准的迭代步长,从而使预估增益值逐步趋近实际增益值,达到校准的效果。本发明相比传统的伪随机注入校准技术,其校准收敛速度更快、精度更高,减少了硬件资源的消耗。校准时序和ADC转换相互独立,校准过程中ADC的转换过程不受影响,保证了数字和模拟系统独立运行,增强校准系统的跟踪能力。
-
公开(公告)号:CN117560012B
公开(公告)日:2025-02-07
申请号:CN202311672644.0
申请日:2023-12-07
Applicant: 电子科技大学
Abstract: 本发明属于时间间隔信号产生领域,具体为一种基于SerDes的高分辨率DTC实现装置,包括:时钟模块、数据编码模块、SerDes采样发射模块和门信号分解模块;通过利用SerDes采样发射模块的将低速并行数据转换为高速串行数据,既方便FPGA内部的数据处理,又完成了所需的可视为高速串行数据的门信号的产生,且产生的时间间隔信号具有较宽的动态范围。此外,本发明的DTC实现过程中,其校准工作更加简单,实现难度更低、便于扩展。
-
公开(公告)号:CN119382703A
公开(公告)日:2025-01-28
申请号:CN202411896929.7
申请日:2024-12-23
Applicant: 苏州云芯微电子科技有限公司
Abstract: 本发明公开了一种数模转换器的电流折叠校准方法及系统,属于DAC校准技术领域。本发明降低了对电流源栅极面积的要求,通过对工作电流进行折叠,保证了折叠后挑选出的中间的电流单元电流值是其余两两相加单元电流值的一半,每个两两相加单元的电流值之间的差值减小,改善了因电流偏差导致的DAC性能下降问题;能够降低因掺杂浓度、边缘效应、温度梯度等工艺问题导致的系统偏差和随机偏差,每个工作电流之间都会保持相同的比较器偏差,可以降低因比较器偏差导致的系统偏差,将相关寄存器值保存在存储模块中,在工作前读出设置,不会增加工作电流。
-
-
-
-
-
-
-
-
-