-
公开(公告)号:CN119514469A
公开(公告)日:2025-02-25
申请号:CN202411560243.0
申请日:2024-11-04
Applicant: 苏州锐武微电子有限公司
IPC: G06F30/392 , G06F30/398
Abstract: 本发明公开了一种非二进制的CDAC版图结构及其减少寄生参数的设计方法,包括低权重分布区域和高权重分布区域,低权重分布区域用于设置权重较低位的电容,高权重分布区域用于设置权重较高位的电容,并通过低权重分布区域和高权重分布区域设置的电容形成电容阵列,电容阵列四周设置有一圈虚拟电容;低权重分布区域的单位电容为偶数行,且根据电容权重从小到大沿电容阵列的中心点水平向外依次设置,每一位权重上的单位电容均沿电容阵列的水平中心线对称设置;高权重分布区域的单位电容根据电容权重从小到大以电容阵列的中心点为原点呈中心对称分布。可以有效的减少走线之间的寄生、提高电容阵列匹配的精度,满足在SAR ADC中的对于电容阵列的精度需求。
-
公开(公告)号:CN117692002A
公开(公告)日:2024-03-12
申请号:CN202311790564.5
申请日:2023-12-25
Applicant: 苏州锐武微电子有限公司
Abstract: 本发明涉及模数转换技术领域,公开了一种模数转换电路及转换方法,包括放大器、斜率积分器、比较器、第一采样保持电路、减法器、第一与门电路、下降沿检测电路、第二与门电路、控制开关、第二采样保持电路、FlashADC积分器、N_Counter计数器和计算器电路;本发明可提高转换速度,保证AD转换的精度。