-
公开(公告)号:CN110705192A
公开(公告)日:2020-01-17
申请号:CN201910893925.6
申请日:2019-09-20
Applicant: 浪潮(北京)电子信息产业有限公司
Abstract: 本发明公开了一种FPGA的输出功耗配置电路,包括:翻转控制电路和n个D触发器组;翻转控制电路的用于根据上位机的控制,向每个D触发器输出对应的控制信号,使每个D触发器组中的全部D触发器共同进行数值的0/1翻转或不变;本发明通过翻转控制电路和n个D触发器组的设置,使板卡一次烧录FPGA工程后,上位机可以利用翻转控制电路控制对应的D触发器组中的D触发器进行高速0/1翻转或数值保持不变,从而实现板卡的输出功耗的可配置和精细化控制,满足系统老化与功耗梯度扫描等相关测试的需求。此外,本发明还公开了一种FPGA的输出功耗配置系统及FPGA,同样具有上述有益效果。
-
公开(公告)号:CN110705192B
公开(公告)日:2022-03-22
申请号:CN201910893925.6
申请日:2019-09-20
Applicant: 浪潮(北京)电子信息产业有限公司
Abstract: 本发明公开了一种FPGA的输出功耗配置电路,包括:翻转控制电路和n个D触发器组;翻转控制电路的用于根据上位机的控制,向每个D触发器输出对应的控制信号,使每个D触发器组中的全部D触发器共同进行数值的0/1翻转或不变;本发明通过翻转控制电路和n个D触发器组的设置,使板卡一次烧录FPGA工程后,上位机可以利用翻转控制电路控制对应的D触发器组中的D触发器进行高速0/1翻转或数值保持不变,从而实现板卡的输出功耗的可配置和精细化控制,满足系统老化与功耗梯度扫描等相关测试的需求。此外,本发明还公开了一种FPGA的输出功耗配置系统及FPGA,同样具有上述有益效果。
-
公开(公告)号:CN112114614A
公开(公告)日:2020-12-22
申请号:CN202010851543.X
申请日:2020-08-21
Applicant: 浪潮(北京)电子信息产业有限公司
Abstract: 本申请公开了一种波形数据处理装置,所述波形数据处理装置包括:主机端,用于将目标波形数据存储至第一存储器,向波形数据生成模块和波形数据测量模块同时发送同步启动信号;所述波形数据生成模块,用于在接收到所述同步启动信号后,根据所述第一存储器中的目标波形数据进行DA波形输出;所述波形数据测量模块,用于在接收到所述同步启动信号后,进行AD波形测量得到测量数据,并将所述测量数据存储至第二存储器;其中,所述波形数据生成模块和所述波形数据测量模块均为目标FPGA板卡中的模块。本申请能够同步实现波形数据的产生和测量。本申请还公开了一种波形数据处理方法、一种存储介质及一种电子设备,具有以上有益效果。