图像处理装置
    1.
    发明授权

    公开(公告)号:CN1311405C

    公开(公告)日:2007-04-18

    申请号:CN200410028696.5

    申请日:2004-03-12

    CPC classification number: G06T1/0007

    Abstract: 本发明能用单片的图像处理部,高效地进行利用图像处理装置的计算机图形、计算机视觉、图像滤波等图像处理。其特征在于,在同一块半导体芯片上形成图像处理部,该图像处理部包括以适当的像素数量组成的方框为单位处理画图的区域并对各方框代表点有关的信息进行展开计算的方框展开部(32)、以及多个像素处理部(40),该像素处理部分别具有根据方框开部计算出的方框代表点信息至少对矩形区域内的像素单位作信息展开的像素展开部(50)和对根据像素展开部信息展开后的像素单位进行运算的运算部(60),能有选择地执行方框展开部和像素处理部共同进行的图形处理和像素处理部和方框展开部独立进行的图像处理。

    使用各向异性纹理映射的图像绘制方法和图像绘制设备

    公开(公告)号:CN1845178A

    公开(公告)日:2006-10-11

    申请号:CN200610074185.6

    申请日:2006-04-07

    CPC classification number: G06T15/005 G06T15/04

    Abstract: 一种图像绘制方法包括根据图形信息产生像素(p00,p01,p10,p11),确定通过把像素(p00,p01,p10,p11)投影到纹理上所获得的覆盖区的各向异性的方向(D1~D4),在该纹理上一组纹理元素被配置在uv坐标上,根据各向异性的方向执行MIP图的采样,以及针对像素(p00,p01,p10,p11)执行纹理映射。各向异性的方向(D1~D4)通过比较纹理上覆盖区的至少三个不同方向(x轴,y轴,l轴,r轴)的长度来确定。

    使用各向异性纹理映射的图像绘制方法和图像绘制设备

    公开(公告)号:CN100419797C

    公开(公告)日:2008-09-17

    申请号:CN200610074185.6

    申请日:2006-04-07

    CPC classification number: G06T15/005 G06T15/04

    Abstract: 一种图像绘制方法包括根据图形信息产生像素(p00,p01,p10,p11),确定通过把像素(p00,p01,p10,p11)投影到纹理上所获得的覆盖区的各向异性的方向(D1~D4),在该纹理上一组纹理元素被配置在uv坐标上,根据各向异性的方向执行MIP图的采样,以及针对像素(p00,p01,p10,p11)执行纹理映射。各向异性的方向(D1~D4)通过比较纹理上覆盖区的至少三个不同方向(x轴,y轴,l轴,r轴)的长度来确定。

    图像处理装置
    5.
    发明公开

    公开(公告)号:CN1530883A

    公开(公告)日:2004-09-22

    申请号:CN200410028696.5

    申请日:2004-03-12

    CPC classification number: G06T1/0007

    Abstract: 本发明能用单片的图像处理部,高效地进行利用图像处理装置的计算机图形、计算机视觉、图像滤波等图像处理。其特征在于,在同一块半导体芯片上形成图像处理部,该图像处理部包括以适当的像素数量组成的方框为单位处理画图的区域并对各方框代表点有关的信息进行展开计算的方框展开部32、以及多个像素处理部40,该像素处理部分别具有根据方框开部计算出的方框代表点信息至少对矩形区域内的像素单位作信息展开的像素展开部50和对根据像素展开部信息展开后的像素单位进行运算的运算部60,能有选择地执行方框展开部和像素处理部共同进行的图形处理和像素处理部和方框展开部独立进行的图像处理。

    图像处理装置和方法以及用于该装置的编译程序

    公开(公告)号:CN1434380A

    公开(公告)日:2003-08-06

    申请号:CN02121781.5

    申请日:2002-05-31

    CPC classification number: G06T1/20 G06F9/3836 G06F9/3885 G06F15/8053

    Abstract: 一种图像处理装置,具有:对输入的图像数据进行运算的多个运算流水线,为了把上述多个运算流水线输出的运算结果再次输入到上述多个运算流水线而对数据传送路径进行切换的切换通道,对上述切换通道进行的上述数据传送路径的切换及在上述多个运算流水线内的运算进行控制的控制电路;上述控制电路进行调度,从而,在上述多个运算流水线内执行由多个运算构成的单位运算时,构成由从1到n(n是正整数)的单位运算中的单位运算k(1<k<n)到单位运算n的(n-1+1)个单位运算的上述多个运算在同一运算流水线中的同一运算时间里不重叠。

Patent Agency Ranking