-
公开(公告)号:CN119520789A
公开(公告)日:2025-02-25
申请号:CN202411627739.5
申请日:2024-11-14
Applicant: 北京控制工程研究所
IPC: H04N19/149 , H04N19/85 , H04N7/20 , G06N3/0455 , G06N3/094
Abstract: 本发明公开了一种基于对抗神经网络的遥感图像在轨压缩方法,包括:基于对抗神经网络模型HIFIC,在地面构建得到图像压缩恢复模型;图像压缩恢复模型,包括:编码器E、概率模型P和解码器G;将编码器E和概率模型P部署在星上,将解码器G部署在地面;将原始遥感图像上传至星上,经编码器E和概率模型P处理,得到中间文件;将中间文件下传至地面,经解码器G处理,将中间文件恢复成原始遥感图像。本发明所述方法可实现遥感图像在轨进行高倍率压缩,压缩后的中间文件下传地面后能够高保真恢复,解决了传统图像压缩方法往往存在细节失真严重、算法复杂度高等问题,大大缓解了图像下传的通信压力,提升了地面图像处理的准确性和可靠性。
-
公开(公告)号:CN117851317A
公开(公告)日:2024-04-09
申请号:CN202410214507.0
申请日:2024-02-27
Applicant: 北京控制工程研究所
Abstract: 本发明涉及航空航天技术领域,特别涉及一种基于FACE的抽象平台和IO设备模型实现方法。平台包括:操作系统层、IO服务层、传输服务层、特定平台服务层和可移植组件层;操作系统层包括系统服务模块和IO管理模块;IO管理模块用于提供IO驱动;IO服务层利用对应IO驱动从对应IO设备采集硬件数据,在分析出目标接口和将硬件数据转换为目标数据后,发送给特定平台服务层;特定平台服务层用于将目标数据发送至可移植组件层;可移植组件层用于利用目标数据实现目标可移植应用后,将结果发送至外部的计算机系统。本方案为各种类、各厂家的IO设备管理提供了抽象平台,可以实现跨平台IO服务,极大地提高了通用性和可扩展性。
-
公开(公告)号:CN117437970A
公开(公告)日:2024-01-23
申请号:CN202311539321.4
申请日:2023-11-17
Applicant: 北京控制工程研究所
Abstract: 本发明涉及抗辐射集成电路技术领域,特别涉及一种具有存储器空间单粒子翻转检测能力的星载计算机系统。系统包括:处理器、总线、存储器、存储器接口控制器、纠检错模块和检测模块;存储器包含若干个存储字,每一个存储字含有若干个存储位和若干个校验位;检测模块用于根据存储器在当前检测周期中发生单存储位错变的存储字的数量,调整下一个检测周期的时长,并在各检测周期通过总线、存储器接口控制器和纠检错模块对存储器进行空间单粒子翻转检测和纠正;纠检错模块通过存储器接口控制器与存储器连接,纠检错模块用于对每一个存储字中的单存储位错变进行检测和纠正。本方案不仅不占用处理器的运算资源,还可以自适应地调整检测周期的时长。
-
公开(公告)号:CN115291965A
公开(公告)日:2022-11-04
申请号:CN202210761755.8
申请日:2022-06-29
Applicant: 北京控制工程研究所
IPC: G06F9/445
Abstract: 一种低成本高可靠系统软件加载启动实现方法及系统,硬件实现了片上系统在加电后自动实现系统软件的加载和启动功能,可替代传统的用于系统软件加载启动的片外PROM存储器芯片。上述硬件采用组合逻辑电路实现,当处理器访问前8kB地址时,该硬件电路可以返回相应的可执行程序代码数据。增加了MUX数据选通,由外部启动方式选择信号指定选通路径,用于选择处理器从片内启动,或者由片外PROM存储器中启动。当用户选择从片外PROM存储器中启动时,启动过程与启动结果与传统的系统软件加载启动方法一致。
-
公开(公告)号:CN117764015A
公开(公告)日:2024-03-26
申请号:CN202311574858.4
申请日:2023-11-23
Applicant: 北京控制工程研究所
IPC: G06F30/367 , G06F115/12
Abstract: 本发明涉及高速信号完整性设计技术领域,特别涉及一种基于总线板的星上计算机接口电路信号完整性分析方法。方法包括:分别对两个连接器进行3D建模,以分别对每一个连接器进行频率响应仿真分析,得到两个连接器的反射参数;对两个子卡的传输线路分别进行反射参数提取;对总线板的传输线路进行反射参数提取;基于两个子卡的传输线路的反射参数、总线板的传输线路的反射参数以及两个连接器的反射参数,对整体链路进行仿真拓扑,以对整体链路进行系统级模拟,得到整体链路的传输特性曲线,以进一步根据传输特性曲线进行信号完整性分析,那么可以在设计初期发现并解决信号完整性问题,缩短开发周期,降低开发成本。
-
公开(公告)号:CN115296795A
公开(公告)日:2022-11-04
申请号:CN202210761754.3
申请日:2022-06-29
Applicant: 北京控制工程研究所
Abstract: 一种混合加密信息处理与通信片上系统及方法,基于硬件混合加密思想设计,采用符合国密标准的SM2/SM3/SM4加解密计算方法,相比于传统的基于软件的信息加密方法,具有加解密运行速度快、不增加处理器任务负担、不易被暴力攻破等特点。本发明解决了传统的基于软件的信息加密方法中处理器任务负载加重、易被硬件暴力攻击和破解等问题,适合应用于航空航天、智能电网、高铁船舶等关键领域的智能控制系统,也可推广应用至智能网关、智能门锁等商用信息安全领域。
-
公开(公告)号:CN115295039A
公开(公告)日:2022-11-04
申请号:CN202210759362.3
申请日:2022-06-29
Applicant: 北京控制工程研究所
IPC: G11C11/406 , G11C29/42
Abstract: 一种抗单粒子翻转效应累积的存储器闲时刷新方法及系统,在处理器访问存储器稀疏或空闲时,启动读取操作对存储器中的数据进行刷新,并对已经发生单粒子翻转的数据进行校验和纠正,且记录错误现场和向处理器发送中断,将错误发生地址、读取的源数据和校验码存储到相应的寄存器中,待处理器读取判断;刷新过程由可编程存储器自主访问部件执行,刷新期间处理器可执行除存储器访问之外的其他运算程序;刷新过程结束后处理器可正常访问存储器。本发明能够在处理器访问存储器任务稀疏或空闲的状态下,不占用处理器的运算资源,自主完成存储器的刷新任务,防止空间应用中存储器单粒子翻转产生的错误发生累积,由单位错变为双位错或多位错。
-
-
-
-
-
-