-
-
公开(公告)号:CN115314042B
公开(公告)日:2023-01-10
申请号:CN202211232443.4
申请日:2022-10-10
申请人: 深圳捷扬微电子有限公司
摘要: 本发明公开了一种适用于UWB射频片上系统的本振与时钟信号产生电路及方法,该本振与时钟信号产生电路包括倍频晶体振荡器、第一整数型锁相环路、整数分频器和第二整数型锁相环路,倍频晶体振荡器将第一参考时钟提供给第一整数型锁相环路,整数分频器将用于混合信号及数字电路的输出时钟进行整数分频得到第二参考时钟并提供给第二整数型锁相环路,第一整数型锁相环路中包括工作于UWB射频片上系统的任一工作频段的1.25~1.5倍频下的电感电容振荡器,第二整数型锁相环路中包括能够基于第二参考时钟输出UWB射频片上系统的多个工作频段的环形振荡器。本发明能够通过减少片上系统的发射机与本振电路的互相干扰而大大提高发射信号与本振信号的质量。
-
公开(公告)号:CN112615803B
公开(公告)日:2022-12-16
申请号:CN202011594216.7
申请日:2020-12-29
申请人: 深圳捷扬微电子有限公司
摘要: 本发明公开了一种信号处理方法及处理装置,方法包括:获取待处理信号,根据待处理信号以及多个预设本地脉冲波形,生成多个本地模板信号;利用预设信号长度对待处理信号进行分段累加,生成多个累积信号向量;基于待处理信号的自相关特性分别对各个累积信号向量以及对应的本地模板信号进行循环互相关,确定各个互相关结果;对各个互相关结果进行峰值检测,根据检测结果选择目标本地模板信号作为待处理信号的原始信号。本发明针对HRP‑UWB发送的待处理信号的强自相关性、周期性重复和较强的码间干扰等特点,首先对接收的信号进行分段累加以提升信噪比;峰值检测结果进行同步结果确认和本地模板信息的选择,并准确的捕获原始信号并进行同步。
-
公开(公告)号:CN115314042A
公开(公告)日:2022-11-08
申请号:CN202211232443.4
申请日:2022-10-10
申请人: 深圳捷扬微电子有限公司
摘要: 本发明公开了一种适用于UWB射频片上系统的本振与时钟信号产生电路及方法,该本振与时钟信号产生电路包括倍频晶体振荡器、第一整数型锁相环路、整数分频器和第二整数型锁相环路,倍频晶体振荡器将第一参考时钟提供给第一整数型锁相环路,整数分频器将用于混合信号及数字电路的输出时钟进行整数分频得到第二参考时钟并提供给第二整数型锁相环路,第一整数型锁相环路中包括工作于UWB射频片上系统的任一工作频段的1.25~1.5倍频下的电感电容振荡器,第二整数型锁相环路中包括能够基于第二参考时钟输出UWB射频片上系统的多个工作频段的环形振荡器。本发明能够通过减少片上系统的发射机与本振电路的互相干扰而大大提高发射信号与本振信号的质量。
-
公开(公告)号:CN115296680A
公开(公告)日:2022-11-04
申请号:CN202211221676.4
申请日:2022-10-08
申请人: 深圳捷扬微电子有限公司
摘要: 本发明公开了一种应用于超宽带的射频接收机电路,包括至少一个低噪声放大器、无源混频器、融合至少一个低通滤波器的可控增益放大器以及模数转换器,其中各个低噪声放大器的输出端均连接至无源混频器的第一输入端,无源混频器的第二输入端连接本振时钟信号,融合至少一个低通滤波器的可控增益放大器串联连接在无源混频器的输出端和模数转换器的输入端之间,模数转换器连接在融合至少一个低通滤波器的可控增益放大器的输出端和射频接收机电路的输出端之间,且融合至少一个低通滤波器的可控增益放大器中采用的所有运算放大器、以及模数转换器中的延时单元分别采用反相器结构。本发明能够减少占用面积、功耗,且降低成本。
-
公开(公告)号:CN117420538A
公开(公告)日:2024-01-19
申请号:CN202311743112.1
申请日:2023-12-18
申请人: 深圳捷扬微电子有限公司
摘要: 本发明公开了一种超宽带系统的测距方法,包括以下步骤:S1:发射机周期性发射脉冲超宽带信号,接收机采集无线环境的复数信道脉冲响应;S2:提取复数信道脉冲响应中随时间变化的反射体反射信号;S3:根据随时间变化的反射体反射信号,选取信号幅度满足预设要求的目标采样点,并结合所述目标采样点处的相位角,计算反射体的位置信息。本发明解决了现有技术中厘米级测距精度不足的问题,在同样的系统带宽情况下,提出结合信号幅度和相位信息,进行毫米级距离测量和分辨,也使得超宽带测距的应用更加广泛。
-
公开(公告)号:CN115296680B
公开(公告)日:2023-02-10
申请号:CN202211221676.4
申请日:2022-10-08
申请人: 深圳捷扬微电子有限公司
摘要: 本发明公开了一种应用于超宽带的射频接收机电路,包括至少一个低噪声放大器、无源混频器、融合至少一个低通滤波器的可控增益放大器以及模数转换器,其中各个低噪声放大器的输出端均连接至无源混频器的第一输入端,无源混频器的第二输入端连接本振时钟信号,融合至少一个低通滤波器的可控增益放大器串联连接在无源混频器的输出端和模数转换器的输入端之间,模数转换器连接在融合至少一个低通滤波器的可控增益放大器的输出端和射频接收机电路的输出端之间,且融合至少一个低通滤波器的可控增益放大器中采用的所有运算放大器、以及模数转换器中的延时单元分别采用反相器结构。本发明能够减少占用面积、功耗,且降低成本。
-
公开(公告)号:CN113328757A
公开(公告)日:2021-08-31
申请号:CN202110743282.4
申请日:2021-07-01
申请人: 深圳捷扬微电子有限公司
IPC分类号: H04B1/04
摘要: 本发明公开了一种数字射频发射机,包括数字逻辑混频器、数字功率放大器和天线,所述数字逻辑混频器的输出端连接所述数字功率放大器的输入端,所述数字功率放大器的输出端与所述天线连接,所述数字逻辑混频器用于将输入到所述数字射频发射机的基带数据和射频本振时钟信号进行逻辑混频以生成射频数据,所述数字功率放大器用于将所述射频数据转换为模拟功率信号,所述天线用于将所述模拟功率信号发射出去。本发明提出的数字射频发射机可有效地减小电路版图面积和电路运行的消耗。
-
公开(公告)号:CN112615803A
公开(公告)日:2021-04-06
申请号:CN202011594216.7
申请日:2020-12-29
申请人: 深圳捷扬微电子有限公司
摘要: 本发明公开了一种信号处理方法及处理装置,方法包括:获取待处理信号,根据待处理信号以及多个预设本地脉冲波形,生成多个本地模板信号;利用预设信号长度对待处理信号进行分段累加,生成多个累积信号向量;基于待处理信号的自相关特性分别对各个累积信号向量以及对应的本地模板信号进行循环互相关,确定各个互相关结果;对各个互相关结果进行峰值检测,根据检测结果选择目标本地模板信号作为待处理信号的原始信号。本发明针对HRP‑UWB发送的待处理信号的强自相关性、周期性重复和较强的码间干扰等特点,首先对接收的信号进行分段累加以提升信噪比;峰值检测结果进行同步结果确认和本地模板信息的选择,并准确的捕获原始信号并进行同步。
-
公开(公告)号:CN117411570B
公开(公告)日:2024-03-22
申请号:CN202311730878.6
申请日:2023-12-15
申请人: 深圳捷扬微电子有限公司
摘要: 本发明公开了一种天线射频通路状态的检测方法及装置,该检测方法包括以下步骤:S1:获取当前射频通路在多个不同的预设频点上发射并接收的信号的幅度和/或相位,根据获取的多个信号的幅度和/或相位,得到当前射频通路的频率响应特征函数;S2:将当前射频通路的频率响应特征函数与频率响应特征函数模型进行比较,根据比较结果,确定当前射频通路的状态;其中,所述频率响应特征函数模型中至少包含:根据射频通路中发射和接收通路都正常的状态下在各个不同的预设频点上发射并接收的信号的幅度和/或相位,得到的频率响应特征标定函数。本发明能够在不增加测试设备和测试模块的前提下,方便地判断射频通路是否正常。
-
-
-
-
-
-
-
-
-