一种基于全局链路负载均衡的网络链路控制方法和系统

    公开(公告)号:CN108965153A

    公开(公告)日:2018-12-07

    申请号:CN201810700002.X

    申请日:2018-06-29

    CPC classification number: H04L47/125

    Abstract: 本发明涉及一种基于全局链路负载均衡的网络链路控制方法和系统,包括:根据计算网络中所有作业的计算资源部署位置,按照分组内计算资源部署位置连续的原则划分同一作业的计算资源,得到多个分组,根据作业的通信特征,统计分组间发生通信的单位时间通信量总和,根据该单位时间通信量总和,在多个分组中筛选互连备选项;统计各个互连备选项连接后,网络中每条网络链路作为网络中所有路由路径次数,作为互连备选项间的网络负载均衡指数,将该网络负载均衡指数最大时对应的互连备选项进行互连。

    一种应用建模及性能预测方法

    公开(公告)号:CN108846248A

    公开(公告)日:2018-11-20

    申请号:CN201810980603.0

    申请日:2018-08-27

    Abstract: 本发明提供一种应用程序建模及性能预测方法,所述应用建模方法包括:从应用经编译得到的指令中获得计算指令和访存指令,根据运行所述应用的机器的体系结构特征建模计算指令和访存指令的执行,得出计算指令和访存指令的时间开销;以及根据所述体系结构特征建模所述应用在访存阶段的规则访存和/或非规则访存,得出规则访存和/或非规则访存的时间开销;以及,计算所述应用的访存阶段的时间开销。本发明能够准确且效率地预测应用性能,从而帮助应用开发者找到应用瓶颈并采取相对的优化方案。

    一种基于水冷散热的多处理器计算机系统结构及实现方法

    公开(公告)号:CN106774724A

    公开(公告)日:2017-05-31

    申请号:CN201611260753.1

    申请日:2016-12-30

    CPC classification number: Y02D10/16 G06F1/183 G06F1/20

    Abstract: 本发明涉及一种基于水冷散热的多处理器计算机系统结构及实现方法包括:计算刀片,用于运行独立的操作系统,该计算单元由多个通用处理器构成,或加速部件构成,或通用处理器与加速部件共同构成,每个该计算刀片与一套独立的水冷散热装置相连接;互连背板,与该计算刀片相连,用于实现多处理器间互连通信、供电控制、复位控制、系统管理;供电模块,该供电模块具有冗余保护机制,且连接于该互连背板、该计算刀片,用于交流‑直流转换,并作为电源输出直流电至该计算刀片与互连背板;水冷散热装置,用于给计算刀片散热。本发明通过给每个刀片配置独立的散热器,达到最佳散热效果同时节约能源还保证了各刀片和散热系统可以独立维护。

    一种基于PCIe数据交换的通信方法及系统

    公开(公告)号:CN103117929B

    公开(公告)日:2015-12-23

    申请号:CN201310038675.0

    申请日:2013-01-31

    Abstract: 本发明公开了一种基于PCIe数据交换的通信方法及系统。该方法包括:步骤1,启动PCIe交换机,并对与所述PCIe交换机进行通信的处理机和PCIe终端进行PCIe的设备搜索和配置;步骤2,所述处理机或PCIe终端根据路由信息向所述PCIe交换机端口发送PCIe读写请求,所述端口使用兼容标准PCIe链路层协议的包格式和兼容标准PCIe路由的可扩展路由方式,将所述PCIe读写请求构造为数据包,并将其发送至对应端口;步骤3,所述对应端口将所述数据包还原为PCIe读写请求,并将其发送至处理机或PCIe终端。本发明通过扩展PCIe协议,实现了基于PCIe链路的多处理机间通信,构建任意拓扑的可扩展互连网络。

    一种基于DDRSDRAM的栈式数据缓存装置及其方法

    公开(公告)号:CN102637148B

    公开(公告)日:2014-10-22

    申请号:CN201210046913.8

    申请日:2012-02-27

    Abstract: 本发明有关于一种基于DDR SDRAM的栈式数据缓存装置及其方法,其中该装置包括:输入数据缓存模块,用于为写入DDR SDRAM的数据提供缓存;DDR SDRAM存储读写控制模块,连接所述输入数据缓存模块,用于对DDR SDRAM进行控制,向用户呈现以页面为单位,按照栈的方式进行数据的读写;DDR数据通路模块,连接所述DDR SDRAM存储读写控制模块,用于根据所述DDR SDRAM存储读写控制模块的读写控制,实现单边沿数据和双边沿数据之间的转换。本发明实现了高速数据缓存,并向用户呈现以页面为单位的栈式数据管理。

    用于并行多处理器系统的通信行为获取装置

    公开(公告)号:CN102446156B

    公开(公告)日:2014-06-25

    申请号:CN201110270591.0

    申请日:2011-09-14

    Abstract: 本发明提供一种用于并行多处理器系统的通信行为获取装置。该获取装置包括多个原始信息收集模块和通信信息采集模块。其中,原始信息收集模块依附在节点内通信模块和/或节点间通信模块内,用于当其所依附的模块进行通信时,收集关于该通信行为的信息并将其传送给通信信息采集模块;通信信息采集模块用于接收来自多个原始信息收集模块的信息,并将所收集的信息发送到用户指定的地址。该装置在硬件层面上抓取多处理器之间的通信信息,不会对具体应用软件的运行带来影响,同时也具有应用软件无关性,开销小,适应性广泛等优点。

    一种内存保护方法、系统及网络接口控制器

    公开(公告)号:CN103488588A

    公开(公告)日:2014-01-01

    申请号:CN201310467169.3

    申请日:2013-10-09

    Abstract: 本发明提供一种内存保护方法、系统及网络接口控制器。所述方法包括:由可信实体在应用程序发送的访存指令中插入KEY,所述KEY与分配给该应用程序的虚拟内存空间相对应;以及,由网络接口控制器参照内存保护表判断所述访存指令是否具有访存权限,以决定是否允许访存指令的执行。本发明为多计算机节点系统中的各个节点提供了内存保护,防止应用程序因误操作或者恶意操作而产生的不良后果;此外,本发明还提高了I/O操作的性能。

    一种移动HPC系统及其实现方法

    公开(公告)号:CN102096655B

    公开(公告)日:2013-02-20

    申请号:CN201110033760.9

    申请日:2011-01-31

    Abstract: 本发明公开了一种移动HPC系统及其实现方法,该系统由计算节点和用户终端组成,计算节点和用户终端通过网线相互连接交互数据,所述计算节点包括智能代理模块,所述用户终端包括:用户世界模块、虚拟机模块、资源供应服务模块、加载器模块,其中所述用户终端上安装有视窗操作系统,在操作系统中安装有用户世界模块,其用于将用户的请求提交给资源供应服务模块。其作用在视窗系统中操作HPC系统从而获得更高的运行速度。

Patent Agency Ranking