-
公开(公告)号:CN113705017A
公开(公告)日:2021-11-26
申请号:CN202111041932.7
申请日:2021-09-08
Applicant: 清华大学无锡应用技术研究院
IPC: G06F30/20
Abstract: 本发明公开了一种芯片设计方法,应用于芯片设计技术领域,包括:获取目标领域内应用程序的行为特征的量化值,该行为特征表示该应用程序在通用处理器上运行的过程中表现出的行为特征;根据该行为特征的量化值,构建该目标领域的通用特征模型;基于芯片评估指标,优化该目标领域的通用特征模型,得到该目标领域的定制特征模型;根据该通用特征模型和该定制特征模型,设计该目标领域的芯片。本发明还公开了一种芯片设计装置、芯片、电子设备及存储介质,其区别于通用计算芯片和专用计算芯片的设计方法,面向特定领域的芯片设计,可兼顾高灵活性和高能量效率。
-
公开(公告)号:CN112311699B
公开(公告)日:2021-08-03
申请号:CN202011069963.9
申请日:2020-09-30
Applicant: 清华大学无锡应用技术研究院
IPC: H04L12/927 , H04L29/06
Abstract: 本发明提供了一种处理网络数据包的方法、装置及存储介质。该方法包括:根据第一分类规则集合与所述网络数据包的包头信息,生成第一匹配向量,其中所述第一匹配向量中的各个元素分别用于表示所述网络数据包与所述第一分类规则集合中的各个分类规则是否匹配;根据第一优先级编码矩阵与所述第一匹配向量,生成第一报告向量,其中所述第一优先级编码矩阵中的各个元素分别用于表示所述第一分类规则集合中的各个分类规则之间的优先级高低关系;输出所述第一报告向量,以便根据所述网络数据包匹配的优先级最高的分类规则转发所述网络数据包。根据本发明实施例,能够更为灵活地实现网络数据包的分类。
-
公开(公告)号:CN112579516A
公开(公告)日:2021-03-30
申请号:CN202011550066.X
申请日:2020-12-24
Applicant: 清华大学无锡应用技术研究院
Abstract: 本发明涉及集成电路技术领域,具体公开了一种可重构处理单元阵列,其特征在于,包括:数据抽取端口,与反馈运算阵列连接;反馈运算阵列,包括第一拼接移位单元、第二拼接移位单元、寄存器、算术运算单元和可重构S盒;第一拼接移位单元与数据抽取端口连接;算术运算单元用于根据第一拼接移位单元的输出数据以及寄存器的输出数据按照配置信息选择路由网络进行算术运算,并输出密钥流;其中寄存器的输入端与可重构S盒的输出端连接,可重构S盒的输入端与第二拼接移位单元的输出端连接,第二拼接移位单元的输入端与算数运算单元的输出端连接。本发明提供的可重构处理单元阵列能够保证数据交互速率的前提下实现互连的灵活性,降低功耗。
-
公开(公告)号:CN112311699A
公开(公告)日:2021-02-02
申请号:CN202011069963.9
申请日:2020-09-30
Applicant: 清华大学无锡应用技术研究院
IPC: H04L12/927 , H04L29/06
Abstract: 本发明提供了一种处理网络数据包的方法、装置及存储介质。该方法包括:根据第一分类规则集合与所述网络数据包的包头信息,生成第一匹配向量,其中所述第一匹配向量中的各个元素分别用于表示所述网络数据包与所述第一分类规则集合中的各个分类规则是否匹配;根据第一优先级编码矩阵与所述第一匹配向量,生成第一报告向量,其中所述第一优先级编码矩阵中的各个元素分别用于表示所述第一分类规则集合中的各个分类规则之间的优先级高低关系;输出所述第一报告向量,以便根据所述网络数据包匹配的优先级最高的分类规则转发所述网络数据包。根据本发明实施例,能够更为灵活地实现网络数据包的分类。
-
公开(公告)号:CN108170203B
公开(公告)日:2020-06-16
申请号:CN201810110047.1
申请日:2018-02-02
Applicant: 清华大学 , 清华大学无锡应用技术研究院
IPC: G06F1/03
Abstract: 本发明提供了一种用于可重构处理系统的查表算子,其特征在于,所述查表算子包括:多个查找表单元S‑Box,每个所述查找表单元S‑Box中包括至少一个查找表,其中,响应于输入数据输入至所述查表算子,所述查表算子中的一个或多个查找表单元S‑Box对所述输入数据进行处理。本发明还提供了一种用于可重构处理系统的查表算子配置方法。
-
公开(公告)号:CN110321162A
公开(公告)日:2019-10-11
申请号:CN201910585678.3
申请日:2019-07-01
Applicant: 无锡沐创集成电路设计有限公司 , 清华大学无锡应用技术研究院
Abstract: 本发明提供一种基于粗粒度可重构计算单元的PRESENT加密算法系统,包括可重构配置系统、可重构数据通路及计算模块、主控微处理器、系统总线;所述可重构配置系统包括配置信息初始化接口、多级配置信息存储单元、配置信息解析模块、配置信息寄存器所述可重构数据通路及计算模块包括可重构计算阵列、寄存器通道、中间结果存储单元、输入先进先出寄存器组、输出先进先出寄存器组;所述可重构计算阵列包括可重构计算单元块,可重构计算单元块包括多行算子、读控制模块、写控制模块;本发明能够实现PRESENT加密算法的高效运算。
-
公开(公告)号:CN108616348B
公开(公告)日:2019-08-23
申请号:CN201810364457.9
申请日:2018-04-19
Applicant: 清华大学无锡应用技术研究院
Abstract: 本发明提供了一种使用可重构处理器实现安全算法的方法,包括:确定用于构建安全算法的多个子算法;以及根据多个子算法中各子算法的第一配置信息以及表示各子算法之间组合连接关系的第一组合配置信息,配置可重构处理器,以实现安全算法。本发明还提供了一种使用可重构处理器实现解密算法的方法、使用可重构处理器实现安全算法的系统、使用可重构处理器实现解密算法的系统、计算机系统。根据本发明实施例,使用各子算法的第一配置信息以及表示各子算法之间组合连接关系的第一组合配置信息,配置可重构处理器,可以保障安全算法的安全性、保障安全算法实现过程的安全性以及可以防范敏感数据管理上的安全风险和侧信道攻击的风险,具有极高的安全性。
-
公开(公告)号:CN108345563B
公开(公告)日:2019-04-16
申请号:CN201710559718.8
申请日:2017-07-10
Applicant: 清华大学无锡应用技术研究院
IPC: G06F15/78
Abstract: 本公开实施例提供了可重构计算阵列的配置方法和系统。所述可重构计算阵列包括多个算子,对所述可重构计算阵列进行配置包括对所述可重构计算阵列中的算子进行配置,所述方法包括:从控制寄存器读取算法索引值,所述算法索引值指示用于对所述可重构计算阵列进行配置的信息;获取与所述算法索引值相对应的至少一个第一索引值,所述第一索引值对应于一种算子配置信息;根据所述至少一个第一索引值,获取相应的算子配置信息;以及根据所获取的算子配置信息对所述多个算子中的相应的算子进行配置。利用本公开实施例,能够提高可重构计算阵列的配置效率。
-
公开(公告)号:CN108616348A
公开(公告)日:2018-10-02
申请号:CN201810364457.9
申请日:2018-04-19
Applicant: 清华大学无锡应用技术研究院
Abstract: 本发明提供了一种使用可重构处理器实现安全算法的方法,包括:确定用于构建安全算法的多个子算法;以及根据多个子算法中各子算法的第一配置信息以及表示各子算法之间组合连接关系的第一组合配置信息,配置可重构处理器,以实现安全算法。本发明还提供了一种使用可重构处理器实现解密算法的方法、使用可重构处理器实现安全算法的系统、使用可重构处理器实现解密算法的系统、计算机系统。根据本发明实施例,使用各子算法的第一配置信息以及表示各子算法之间组合连接关系的第一组合配置信息,配置可重构处理器,可以保障安全算法的安全性、保障安全算法实现过程的安全性以及可以防范敏感数据管理上的安全风险和侧信道攻击的风险,具有极高的安全性。
-
公开(公告)号:CN108345522A
公开(公告)日:2018-07-31
申请号:CN201711359938.2
申请日:2017-12-15
Applicant: 清华大学无锡应用技术研究院
IPC: G06F11/22
CPC classification number: G06F11/2236 , G06F11/2273
Abstract: 本发明提供了一种用于对中央处理器CPU进行安全检测的方法、装置和系统。所述方法包括:当所述检测处理器检测分析到读操作指令时,确定所述读操作指令是否对应于读外设的操作;当所述读操作指令对应于读外设的操作时,暂停检测分析所述读操作指令,并确定是否有尚未检测分析的、在所述CPU执行的所述读操作指令对应的读操作响应之前的至少一个外设发起的读写操作;如有尚未检测分析的所述至少一个外设发起的读写操作,检测分析所述至少一个外设发起的读写操作后,再检测分析所述读操作指令;如没有尚未检测分析的所述至少一个外设发起的读写操作,恢复检测分析所述读操作指令。本发明实施例能够有效地保证处理器安全检测过程中检测分析结果的可靠性。
-
-
-
-
-
-
-
-
-