-
公开(公告)号:CN101419366A
公开(公告)日:2009-04-29
申请号:CN200810170806.X
申请日:2008-10-21
Applicant: 精工爱普生株式会社
IPC: G02F1/1343 , G02F1/1362
CPC classification number: G02F1/134363 , G02F1/133707 , G02F2001/134318
Abstract: 本发明是提供一种控制旋转位移的发生并得到良好的透过率的液晶装置以及具备它的电子设备。液晶装置包括:第1基板(14);形成于第1基板(14)上的栅极布线(46);与栅极布线(46)交差并定义矩形的像素(40)的区域的数据布线(44);与栅极布线(46)以及数据布线(44)连接的薄膜晶体管(42);与像素(40)的区域相对应,并具有多个缝状的开口部(50)的共享电极(38);与薄膜晶体管(42)连接并与共享电极(38)重叠的像素电极(34);以与第1基板(14)对置的方式配置的第2基板(12);和设置于第1基板(14)与第2基板(12)之间的液晶层(30),共享电极(38)具有弯曲部(51),弯曲部(51)具备抑制由液晶取向的不连续点而引起的旋转位移的发生的曲线部(51)。
-
公开(公告)号:CN100480823C
公开(公告)日:2009-04-22
申请号:CN200510130302.1
申请日:2005-12-07
Applicant: 精工爱普生株式会社
Inventor: 藤田伸
IPC: G02F1/1362 , G02F1/136
CPC classification number: G09G3/3614 , G09G3/3688
Abstract: 本发明在于提供容易将图像信号写入各像素的电光装置及电子设备。液晶装置(10)中,在分别向各像素(25)的像素电极(29)供给图像信号的各数据线的输入端和输出端双方中,设置对蓄积于各数据线的电荷放电的写入辅助电路(81、82)。各写入辅助电路(81、82),通过对蓄积于各数据线的电荷放电,可使因共用振荡驱动而改变的各数据线的电位回到改变前的电位。各写入辅助电路,由包括与各数据线每条连接的反向二极管的放电电路构成。各反向二极管是MOS二极管。在因共用振荡驱动使各数据线电位下降时,各数据线的电位通过各反向二极管放电迅速上升,直到成为预定电位。在下一个水平扫描期间图像信号可以很容易写入各像素(25)。
-
公开(公告)号:CN100430972C
公开(公告)日:2008-11-05
申请号:CN03121866.0
申请日:2003-04-15
Applicant: 精工爱普生株式会社
Inventor: 藤田伸
CPC classification number: G09G3/006 , G09G3/3648
Abstract: 本发明的目的在于不安装数据线驱动用IC,检查显示缺陷。图像信号提供电路250A包含:连接各数据线3-1~3-n和驱动的数据线驱动用IC的各连接端子P1~Pn的各个配线;j条图像信号线LT1~LTj;根据控制信号KC,把上述各配线和上述各图像信号线设置成连接状态或者分离状态的传输门;控制线LC1、LC2;与控制线LC1连接的下拉电阻251;与控制线LC2连接的上拉电阻252。
-
公开(公告)号:CN100405142C
公开(公告)日:2008-07-23
申请号:CN200510007702.3
申请日:2005-02-07
Applicant: 精工爱普生株式会社
Inventor: 藤田伸
CPC classification number: G09G3/3648 , G09G3/3677 , G09G3/3688 , G09G2300/0408 , G09G2300/0426 , G09G2330/12
Abstract: 本发明的目的在于提供一种因布线的交叉而引起的布线间的寄生电容少、工作速度快的电光装置及电子设备。该电光装置具备:与电位电路对应地配设的、传输规定信号的第一主信号布线;布线宽度比第一主信号布线窄的第一副信号布线;配设在第一主信号布线和第一副信号布线之间的第二主信号布线;与第一主信号布线和第一副信号布线连接的相对第二主信号布线跨设的第一连接布线;以及具有与第一副信号布线连接的多个元件的内部电路;其中,将规定的信号经由第一副信号布线从第一主信号布线分支供给内部电路。
-
公开(公告)号:CN1332372C
公开(公告)日:2007-08-15
申请号:CN200410050081.2
申请日:2004-07-02
Applicant: 精工爱普生株式会社
Inventor: 藤田伸
IPC: G09G3/36
CPC classification number: G02F1/136204 , G09G3/3677
Abstract: 在液晶装置等的电光装置中,提高对静电的耐受性。电光板的驱动电路具有多个电源线、信号线、驱动机构和保护电路。驱动机构经由来自电源电路的多个电源线供给电源,基于经由信号线所输入的各种信号驱动电光板。保护电路设在多个电源线当中至少两根被供给不同的电位的电源线间,提供使施加于该两根电源线当中的一方的静电向另一方逃逸的电路径。
-
公开(公告)号:CN1287349C
公开(公告)日:2006-11-29
申请号:CN03153308.6
申请日:2003-08-08
Applicant: 精工爱普生株式会社
Inventor: 藤田伸
CPC classification number: G09G3/3688
Abstract: 本发明的目的在于消除采样信号的重复。数据线驱动电路200具有将各移位寄存器单位电路Ua1~Uan+2串联连接的移位寄存器部210和由各运算单位电路Ub1~Ubn+1构成的输出信号控制部220。“与非”电路514根据下一级的运算单位电路的“与非”电路511的输出信号限制负采样信号的有效期间。
-
公开(公告)号:CN1658030A
公开(公告)日:2005-08-24
申请号:CN200510007702.3
申请日:2005-02-07
Applicant: 精工爱普生株式会社
Inventor: 藤田伸
CPC classification number: G09G3/3648 , G09G3/3677 , G09G3/3688 , G09G2300/0408 , G09G2300/0426 , G09G2330/12
Abstract: 本发明的目的在于提供一种因布线的交叉而引起的布线间的寄生电容少、工作速度快的电光装置及电子设备。该电光装置具备:与电位电路对应地配设的、传输规定信号的第一主信号布线;布线宽度比第一主信号布线窄的第一副信号布线;配设在第一主信号布线和第一副信号布线之间的第二主信号布线;与第一主信号布线和第一副信号布线连接的相对第二主信号布线跨设的第一连接布线;以及具有与第一副信号布线连接的多个元件的内部电路;其中,将规定的信号经由第一副信号布线从第一主信号布线分支供给内部电路。
-
公开(公告)号:CN1577463A
公开(公告)日:2005-02-09
申请号:CN200410050081.2
申请日:2004-07-02
Applicant: 精工爱普生株式会社
Inventor: 藤田伸
IPC: G09G3/36
CPC classification number: G02F1/136204 , G09G3/3677
Abstract: 在液晶装置等的电光装置中,提高对静电的耐受性。电光板的驱动电路具有多个电源线、信号线、驱动机构和保护电路。驱动机构经由来自电源电路的多个电源线供给电源,基于经由信号线所输入的各种信号驱动电光板。保护电路设在多个电源线当中至少两根被供给不同的电位的电源线间,提供使施加于该两根电源线当中的一方的静电向另一方逃逸的电路径。
-
公开(公告)号:CN1172282C
公开(公告)日:2004-10-20
申请号:CN01143578.X
申请日:2001-12-13
Applicant: 精工爱普生株式会社
Inventor: 藤田伸
IPC: G09G3/34 , G02F1/1333
CPC classification number: G02F1/13624 , G02F1/136213 , G09G3/3659
Abstract: 本发明的课题是提供一种能够有效地发挥每个象素使用2个晶体管元件的结构的特征的电光板及采用了该电光板的电子设备。一个象素,备有栅电极与扫描线112a连接的P沟道TFT116p及栅电极与扫描线112b连接的N沟道TFT116n。当P沟道TFT116p及N沟道TFT116n变为导通状态时,将通过数据线114供给的图象信号的电压写入保持电容HC和液晶电容LC。保持电容HC与N沟道TFT116n的漏电极连接。保持电容HC还通过配线L与P沟道TFT116p的漏电极连接。由于配线L由低电阻材料构成,所以能够减小通过P沟道TFT116p写入保持电容HC时的时间常数。
-
公开(公告)号:CN1169107C
公开(公告)日:2004-09-29
申请号:CN00135240.7
申请日:2000-12-08
Applicant: 精工爱普生株式会社
IPC: G09G3/36
CPC classification number: G09G3/3674 , G09G3/3685 , G11C19/00 , G11C19/28
Abstract: 本发明涉及一种电光装置,其时钟信号调整方法和电路及其生产方法,本发明的课题是消除移位寄存器电路的误操作。分配电路(203)输出下降触发脉冲(DTP)和上升触发脉冲(UTP)。下降沿控制电路(204)和上升沿控制电路(205)使下降触发脉冲(DTP)和上升触发脉冲(UTP)延迟,但能设定其延迟时间。这些延迟时间由构成移位寄存器的(TFT)的阈值电压来决定。由控制电路(204、205)的输出信号来生成反转时钟信号(CLYINV)。移位寄存器由时钟信号(CLY)和反转时钟信号(CLYINV)来驱动。
-
-
-
-
-
-
-
-
-